数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt

数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt

ID:51623211

大小:3.80 MB

页数:122页

时间:2020-03-26

数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt_第1页
数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt_第2页
数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt_第3页
数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt_第4页
数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt_第5页
资源描述:

《数字逻辑电路09版课件2010版 第6章 常用时序逻辑功能器件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第6章常用时序逻辑功能器件在本章中,重点介绍计数器和寄存器,内容包括;1.各种类型计数器和寄存器的电路组成;2.典型计数器和寄存器集成电路;3.计数器和寄存器的典型应用;4.计数器和寄存器的VHDL描述。6.1计数器计数器功能:统计输入脉冲的个数。计数器除了直接用于计数外,还可以用于定时器、分频器、程序控制器、信号发生器等多种数字设备中.计数器分类:按计数器中的触发器是否同时翻转分类:同步计数器;异步计数器按计数器中数字的编码方式分类:二进制计数器;非二进制计数器6.1.1异步计数器1.异步二进制计数器电路组成和逻辑功能分析(以加法

2、计数讨论)二进制加法计数时,各位码的变化规律:每加1,最低位码状态改变一次;低位由‘1’变‘0’,本位须改变状态。由下降边沿触发的JK触发器(已转换为T’触发器)构成的四位二进制加法计数器:四位二进制加法计数器波形图1234567891011121314151601010101010101010001100110011001100000111100001111000000000111111110CLKQ0Q1Q2Q3如将电路改为:1J1KC1RQQ1F0Q011J1KC1RQQF1Q11J1KC1RQQ1F2Q21J1KC1RQQ1

3、F3Q3RDCLK即将前一级的Q端和后一级的CLK端相连,则输出波形为:1234567891011121314151601010101010101010011001100110011000111100001111000001111111100000000CLKQ0Q1Q2Q3二进制减法计数器波形图(2)异步二进制计数器的特点1)异步二进制计数器可由T’触发器构成,触发器之间串接,低位触发器的输出,作为高位触发器的时钟.当采用下降边沿触发器时,如将Qi和CLKi+1相连,则构成加法计数器;如将Qi和CLKi+1相连,则构成减法计数器;

4、当采用上升边沿触发器时,如将Qi和CLKi+1相连,则构成减法计数器;如将Qi和CLKi+1相连,则构成加法计数器;●用D触发器构成二进制计数器的例子:1DC1QQF0Q0CLK1DC1QQF1Q11DC1QQF2Q21DC1QQF3Q3异步二进制减法计数器问:为何种类型计数器2)异步二进制计数器,由于触发器的状态翻转是由低位向高位逐级进行的,因此,计数速度较低.3)若CP脉冲的频率为f,则Q0、Q1、Q2、Q3输出脉冲的频率分别为f、f、f、f。常称这种计数器为分频器。1412181162.异步十进制计数器(1)电路组成和逻辑功能

5、分析由下降边沿触发的T’触发器构成的异步十进制加法计数器:1J1KC1RQQ1F0Q011J1KC1RQQF1Q11J1KC1RQQ1F2Q21J1KC1RQQ1F3Q3CLK&12345678910CLKQQQ1Q2Q3十进制计数器波形图0000000100100011010001010110011110001001111011111100110110111010Q3Q2Q1Q0状态图有效状态无效状态(2)自启动特性如果电路由于某种原因(例如受干扰影响)进入无效状态,但在若干个时钟脉冲的作用下,能自动返回(直接或间接返回)到某个有

6、效状态,进入有效循环,则称该电路具有自启动特性。否则就不具有自启动特性。3.通用异步计数器集成电路属二进制计数器的有74LS93A、74HC93、74LS197等,它们均为4位计数器。这些计数器的共同特点是:1)每个集成电路内部有两组彼此独立的计数器,一组为模2计数器,另一组为模8计数器;2)通过外电路,将这两组计数器相连,可构成模16计数器,这类集成电路也称为二—八—十六进制计数器。属中规模集成异步十进制计数器的型号有74290、74176和74196等,这些计数器的共同特点:1)每个集成电路内部有两组彼此独立的计数器,一组为模2

7、计数器,另一组为模5计数器;2)通过外电路,将这两组计数器相连,可构成模10计数器,这类集成电路也称为二—五—十进制计数器。模5计数器74290逻辑功能:1)异步清零:R0(1)=R0(2)=1,且S9(1)·S9(2)=0Q3Q2Q1Q0=00002)异步置9:R0(1)·R0(2)=0,且S9(1)=S9(2)=1Q3Q2Q1Q0=10013)计数:R0(1)·R0(2)=0,且S9(1)·S9(2)=0*异步模5计数器电路工作原理:11J1KC1QQFF1Q11J1KC1QQ1FF2Q21J1KC1QQ1FF3Q3CLK电路图

8、&(2)当Q2Q1≠11时,J3=0,Q3将保持0状态不变,J1=1不变.当Q3=0时,Q3=1.FF1和FF2构成异步二进制加法计数器。在CLK脉冲的作用下,Q2Q1按00,01,10,11,00..变化.110001000(3)当

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。