欢迎来到天天文库
浏览记录
ID:50717774
大小:666.51 KB
页数:13页
时间:2020-03-15
《本科毕业论文答辨模板3.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、设计题目:2812最小化应用系统设计主要的讲解内容:系统概述电源电路设计时钟电路设计JTAG仿真接口电路2812最小系统硬件系统设计应注意的几个问题一、系统概述DSP2812功能比单片机强大的多,TMS320F2812是美国TI公司推出的C2000平台上的定点32位DSP芯片,适合用于工业控制,电机控制等,用途广泛,应该相当于单片的升级版。运行时钟也快可达150MHz,处理性能可达150MIPS,每条指令周期6.67ns。IO口丰富,对用户一般的应用来说足够了。两个串口。具有12位的0~3.3v
2、的AD转换等。具有片内128k×16位的片内FLASH,18K×16位的SRAM。二、电源电路设计TMS320F2812的电源分为两种:模拟电源和数字电源,即内核电源和I/O电源。其中I/O电源一般是采用3.3V电压而内核电源采用1.8V,较低的内核电压可以有效地降低功耗。TMS320F2812的电源电路图三、时钟电路设计TMS320F2812的时钟可以使用外部振荡器和谐振器两种连接方式[10]。本文中采用的是内部时钟方式。在X1/XCLKIN和X2之间接一个晶振来启动DSP的内部晶振。时钟电路
3、图四、JTAG仿真接口电路JTAG(JointTestActionGroup,联合测试行动小组)是一种国际标准测试协议,主要用于芯片内部测试及对系统进行仿真、调试,JTAG技术是一种嵌入式调试技术,它在芯片内部封装了专门的测试电路TAP(TestAccessPort,测试访问口),通过专用的JTAG测试工具对内部节点进行测试。本文中采用的是带有14引脚的双排直插管座。下图2.6是TMS320F2812与14针插座连接组成的JTAG仿真接口电路的设计。JTAG仿真接口电路硬件系统制作主要完成的工作
4、如下:设计准备网表输入(由原理图中得到)规则设置元器件布局布线、检查、复查、输出(最终得到原理图和印刷电路板图)五、2812最小系统硬件系统设计六、应注意的几个问题1、速度和时钟从运算速度上看,TMS320F2812有20、28.5和40MIPS三个具体片种,三种芯片的价格差异较大。40MIPS的DSP可用于20MIPS的低速率,反之则不行。因此在选择芯片时,要意识到速度的差异,应根据实际的需要选择合适的芯片,以求获得最优的性能价格比。在设计中,如果希望TMS320F2812的运算速度超过20M
5、IPS,且把FlashRam作为程序存储空间,则应注意主时钟CLKOUT1的设计。在利用外时钟源的情况下,可利用两个引脚DIV1和DIV2为高低电平来确定CLKOUT1与外时钟源的对应关系。2、中断的使用在TMS320F2812中,中断的使用是与三个寄存器相联系的,即中断标志寄存器(ifr)、中断屏蔽寄存器(imr)和中断控制寄存器(icr)16位的中断标志寄存器(ifr)标志位于数据存储空间内,地址是0006h。它含有所有可屏蔽中断的标志。16位的中断屏蔽寄存器(imr)标志位于数据存储空间,
6、地址是0004h。它用于屏蔽内部和外部的可屏蔽中断。当中断标志寄存器ifr中的INT2/INT3位置1时,说明有一个或两个中断挂起。为区别这两个中断,可在中断服务程序中测试icr中的FINT2和FINT3,然后分配到适当子程序。如果只希望响应其中的一个并执行中断服务程序,那么可在icr中将另一个屏蔽。3、FlashRam的使用TMS320F2812有32K的片内FlashRam分为两个块:F0和F1,各占16K的程序存储空间,二者可以单独使用,也可以作为一个整体使用。但应注意使用片内FlashR
7、am的前提条件是:TMS320F2812必须工作于微计算机方式,亦即MP/MC引脚必须置为低电平
此文档下载收益归作者所有