原理图关键电路EMC设计.doc

原理图关键电路EMC设计.doc

ID:50714622

大小:242.00 KB

页数:4页

时间:2020-03-07

原理图关键电路EMC设计.doc_第1页
原理图关键电路EMC设计.doc_第2页
原理图关键电路EMC设计.doc_第3页
原理图关键电路EMC设计.doc_第4页
资源描述:

《原理图关键电路EMC设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、原理图关键电路EMC设计1、电源滤波设计一般IC芯片电源滤波电路,采用储能电容与高频电容配合使用。大电容滤低频,小电容滤高频。晶振电源滤波电路,采用高频磁珠加电容的滤波方式,大电容滤低频,磁珠和小电容配合滤除高次谐波。锁相环电源滤波电路,高频磁珠加小电容的滤波方式。关键IC电源滤波电路,磁珠加电容的滤波方式。IC芯片电源引脚使用储能电容与高频电容进行滤波时,两个电容都尽可能靠近电源引脚,布局等受限时,应首先保证高频电容靠近芯片电源引脚,因为这样可以减小高频回路的面积,从而减小高频干扰信号对空间的辐射。2、时钟电路干扰抑制设计时钟信

2、号输出端须接匹配电阻,以减小信号反射,避免反射信号与原来信号叠加,产生振铃或过冲。晶振输出端阻抗通常十几欧姆,PCB走线阻抗通常50~90欧姆,所以匹配电阻通常选用22欧~51欧。时钟电源的输入端去耦,减小高频噪声对外辐射。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。