欢迎来到天天文库
浏览记录
ID:50714622
大小:242.00 KB
页数:4页
时间:2020-03-07
《原理图关键电路EMC设计.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、原理图关键电路EMC设计1、电源滤波设计一般IC芯片电源滤波电路,采用储能电容与高频电容配合使用。大电容滤低频,小电容滤高频。晶振电源滤波电路,采用高频磁珠加电容的滤波方式,大电容滤低频,磁珠和小电容配合滤除高次谐波。锁相环电源滤波电路,高频磁珠加小电容的滤波方式。关键IC电源滤波电路,磁珠加电容的滤波方式。IC芯片电源引脚使用储能电容与高频电容进行滤波时,两个电容都尽可能靠近电源引脚,布局等受限时,应首先保证高频电容靠近芯片电源引脚,因为这样可以减小高频回路的面积,从而减小高频干扰信号对空间的辐射。2、时钟电路干扰抑制设计时钟信
2、号输出端须接匹配电阻,以减小信号反射,避免反射信号与原来信号叠加,产生振铃或过冲。晶振输出端阻抗通常十几欧姆,PCB走线阻抗通常50~90欧姆,所以匹配电阻通常选用22欧~51欧。时钟电源的输入端去耦,减小高频噪声对外辐射。
此文档下载收益归作者所有