欢迎来到天天文库
浏览记录
ID:50196066
大小:324.00 KB
页数:8页
时间:2020-03-09
《电工电子技术 上册 教学课件 作者 储克森 31第三十一讲.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第五节半导体存储器一、概述半导体存储器可以存放数据、指令以及运算的中间结果等信息。它实际上是大量寄存器按一定规律结合起来的整体。半导体存储器的种类很多,从存、取功能上可分为只读存储器(Read-OnlyMemory,简称ROM)和随机存储器(RandomAccessMemory,简称RAM)两大类。二、只读存储器ROM只读存储器是存放固定不变信息的存储器,简称ROM,通常可分为3类:(1)固定ROM:其存储的信息在生产厂制造时即固定下来,用户不能再改变其存储内容。(2)可编程ROM:其存储的内容由用户按自己的需要写入,但只能写1次,一旦写入便不能
2、再改动。(3)可改写ROM:其所存内容也可由用户写入,而且可以反复擦除再写入。但在电路中正常工作时依然是只读不写。图7-38是ROM的原理结构图。它由地址译码器,存储矩阵和输出缓冲器组成。图7-38ROM的原理结构图三、随机存取存储器RAM随机存取存储器简称RAM,有双极型和MOS型2种。图7-39是RAM的原理结构图。它由地址译码器、存储矩阵、三态缓冲器和存储器读写控制逻辑电路组成。图7-39RAM的原理结构图第六节数字电路应用举例图7-40是数字闹钟显示图,其结构框图如图7-41所示。由方框图可知数字闹钟是由标准时间源、计数译码显示器、校时电
3、路和起闹电路四大功能部件组成。各个部件的组成与工作原理如下:图7-40数字闹钟显示图图7-41数字闹钟结构框图(1)标准时间源产生的秒脉冲是计时的基准信号,要求有高稳定度,通常由晶体稳频振荡器产生,再经分频电路获得,如图7-42所示。(2)计数译码显示器如图7-43所示。图7-42标准时间源组成电路(3)数字闹钟的校时电路。控制开关S5和S6,分别控制时和分计数器校时,其电路如图7-44所示。(4)数字闹钟起闹电路由起闹控制电路,起闹定时电路和起闹可控振荡器组成。由以上四大功能部件组装完成的数字闹钟,其逻辑图如图7-46所示。图7-46数字闹钟逻
4、辑图本章小结本章主要介绍了数字电路的有关内容。包括数字电路的基本概述、组成数字电路的基本逻辑门和集成触发器、常用数字部件及其应用举例。一、数字电路的工作信号是一种离散的信号,称为数字信号。数字电路中主要采用二进制数。二、门电路和触发器是构成各种复杂数字电路的基本逻辑单元。三、常用组合逻辑电路有加法器、译码器、编码器等。四、半导体存储器是一种能存储大量数据或信号的半导体器件。五、数字闹钟是最典型的数字电路应用实例。
此文档下载收益归作者所有