微机原理与接口技术_第五章8086(8088)系统及时序.ppt

微机原理与接口技术_第五章8086(8088)系统及时序.ppt

ID:50111469

大小:1.14 MB

页数:89页

时间:2020-03-05

微机原理与接口技术_第五章8086(8088)系统及时序.ppt_第1页
微机原理与接口技术_第五章8086(8088)系统及时序.ppt_第2页
微机原理与接口技术_第五章8086(8088)系统及时序.ppt_第3页
微机原理与接口技术_第五章8086(8088)系统及时序.ppt_第4页
微机原理与接口技术_第五章8086(8088)系统及时序.ppt_第5页
资源描述:

《微机原理与接口技术_第五章8086(8088)系统及时序.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第五章8086/8088系统及时序§18086/8088的系统配置§28086/8088CPU的时序§18086/8088系统配置一、常用的数字逻辑电路二、最小模式(单CPU模式)系统配置三、最大模式(多CPU模式)系统配置1、逻辑门(门电路)在数字电路中实现逻辑运算的电路,简称逻辑门或门电路。例与门、或门、非门、与非门、或非门逻辑门有两种输出状态:高电平(逻辑1)低电平(逻辑0)一、常用的数字逻辑电路逻辑门的表示方法:ABY&ABY≥1AY1逻辑门国家标准符号旧教材使用符号ABYABYYA与门

2、Y=A∧B或门Y=A∨B非门Y=A逻辑门国家标准符号旧教材使用符号异或门Y=A∨B与非门Y=A∧B或非门Y=A∨BABY≥1ABY&ABY=1ABYABYABY在作业、和考试中,可用文字说明,如:ABY或ABY与AY非ABY与CABY或CABY或非ABY与非2、三态门而三态门有三种输出状态:高电平(逻辑1)低电平(逻辑0)高阻态(浮空状态、断开状态)工作状态AYEN高电平低电平高阻态一般逻辑门只有两种输出状态:高电平低电平高电平低电平AY三态门比逻辑门增加了一个控制端EN(又称使能端),当控制端有

3、效时,三态门处于工作态,否则处于高阻态。三态门AYEN高电平低电平高阻态逻辑门高电平低电平AYENAY00001110高阻11高阻AYENAYEN功能表ENAY10011100高阻01高阻三态门控制端高电平有效控制端低电平有效高阻态的特点处于高阻状态的三态门,其输出端既不会有电流流出,也不会有电流流入,如果与总线相连,此时三态门电路仍连在总线,但电气上与总线处于断开状态,对总线上的信号无影响上。总线AYENAYENAYENAYEN在总线结构的微机系统中,任一时刻只能有一个设备利用总线进行数据传送,

4、输入设备的数据线应通过三态门与系统相连。当设备1与CPU进行数据传送时,设备2的数据信号应处于三态当设备2与CPU进行数据传送时,设备1的数据信号应处于三态总线CPU输入设备1EN1EN2输入设备2多个输入设备连在总线上时,只有进行数据传送设备的数据线处于工作状态,而未进行数据传送设备的数据线应处于高阻态。总线CPU输入设备1EN1EN2输入设备2输入设备3EN3...输入设备的I/O接口要起到三态门的作用数据总线DB控制总线CB地址总线AB存储器I/O接口输入设备I/O接口输入设备CPU用于增强总

5、线的负载能力。3、驱动器(缓冲器)数据总线DB控制总线CB地址总线AB存储器I/O接口输入设备I/O接口输出设备CPU单向(用于地址、控制总线的驱动)双向(用于数据总线的驱动)普通驱动器三态驱动器数据总线DB控制总线CB地址总线AB存储器I/O接口输入设备I/O接口输出设备CPU1G2G单向三态驱动器74LS244Y3~Y0Y7~Y4A3~A0A7~A4含两个4位三态驱动器功能表1GA3~0Y3~000001110高阻11高阻2GA7~4Y7~400001110高阻11高阻GDIR双向三态驱动器74

6、LS245Y7~Y0A7~A0功能表GDIR00AY01AY10高阻11高阻OET双向三态驱动器8286B7~B0A7~A0OET00AB01AB10高阻11高阻4、锁存器(触发)组合逻辑电路和时序逻辑电路组合逻辑电路中,输出信号仅与输入信号当时的状态有关,与电路在此之前的状态无关。时序逻辑电路中,输出信号不仅与输入信号当时的状态有关,还与电路在此之前的状态有关。组合逻辑电路例:逻辑门、三态门、驱动器等。YAB与ABY输出信号Y的状态仅与输入信号A、B当时的状态有关,与A、B过去的状态无关。DQC

7、PD触发器时序逻辑电路例:触发器输出信号Q的状态不仅与输入信号D当时的状态有关,还与Q过去的状态有关。CPDQ以D触发器为例DQCPR输入端D输出端Q触发端CP清0端R当R=0时,不论D、CP为何值,Q=0触发器是时序逻辑电路常用的基本单元。D触发器、J-K触发器、R-S触发器D触发器的特点:当触发信号有效时,输出Q随输入D变化,即Q=D;当触发信号无效时,即变成非触发信号后,输出Q不随输入D变化,而保持非触发信号前的状态,Q=Q0将非触发信号前的状态Q0锁存在Q中,故触发器又称为锁存器D触发器D

8、QCP触发信号:高电平CPDQ按触发信号的不同,触发器分为:上升沿触发下降沿触发高电平触发低电平触发边沿触发电平触发CP1.上升沿触发方式CPDQCPCPDQ0011其它×Q0(不变)2.下降沿触发方式CPDQCPCPDQ0011其它×Q0(不变)3.高电平触发方式CPDQCPCPDQ100111其它×Q0(不变)4.低电平触发方式CPDQCPCPDQ000011其它×Q0(不变)在总线结构的微机系统中,CPU送出的数据以广播的形式在数据线上传出。CPU总线输出设备

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。