数字显示电路.doc

数字显示电路.doc

ID:49687580

大小:1.46 MB

页数:21页

时间:2020-03-02

数字显示电路.doc_第1页
数字显示电路.doc_第2页
数字显示电路.doc_第3页
数字显示电路.doc_第4页
数字显示电路.doc_第5页
资源描述:

《数字显示电路.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、.数字电子技术综合实验一数字显示电路组员:目录l一、实验目的……………………………………………………...3l二、设计要求……………………………………………..4l三、各模块设计方案…………………………………….5l四、电路的焊接成型及工作检测………………..14l五、实验感想及问题………………………..………….14..l六、元件清单及制作费用………………………………………………..21一、实验目的数字显示电路实验将传统的4个分离的基本实验,即基本门电路实验,编码器、显示译码器、7段显示器实验,加法器实验和比较器实验综合为‘—个完整的设计型的组合电路综合实验。通过本实验,要求我们熟悉

2、各种常用MSI组合逻辑电路的功能与使用方法,学会组装和调试各种MSI组合逻辑电路,掌握多片MSI、SSI组合逻辑电路的级联、功能扩展及综合设计技术,使我们具有数字系统外围电路、接口电路方面的综合设计能力。本次实验的目的为:1、掌握基本门电路的应用,了解用简单门电路实现控制逻辑。2、掌握编码、译码和显示电路的设计方法。3、掌握用全加器、比较器设计电路的方法。..二、设计要求操作面板左侧有16个按键,编号为0到15,另正面板右侧配2个共阳7段显示器,操作面板图如图1所示。图1:显示电路面板示意图设计一个电路:当按下小于10的按键后,右侧低位7段显示器显示数字,左侧7段显示器显示0;当按下大

3、于9的按键后,右侧低位7段显示器显示个位数字,左侧7段显示器显示l。若同时按下几..个按键,优先级别的顺序是15到0。现配备1个4位二进制加法器74LS283,2个8线-3线优先编码器74LSl48,2个四2输入与非门74LS00,一个非门7404,2个显示译码器74LS47。三、各模块设计方案该数字显示电路为组合逻辑电路,可分为编码、译码和显示电路以及基本门电路、全加器电路。实验采用的主要器件有1个4位二进制加法器74LS283,2个8线-3线优先编码器74LSl48,2个四2输入与非门74LS00,一个非门7404,2个显示译码器74LS47。1.各种芯片的功能介绍如下:①8—3线

4、优先编码器74LSl48简介在数字系统中,常采用多位二进制数码的组合对具有某种特定含义的信号进行编码。完成编码功能的逻辑部件称为编码器。编码器有若干个输入,对于每一个有效的输入信号,给与电平信号的形式表示的特定对象,产生惟一的一组二进制代码与之对应。按照编码信号的特点和要求,编码器分为3类。即二进制编码..器,可用与非门构成4-2线、8-3线编码器。二—十进制编码器,将0~9十进制数变成BCD码,如74LS147、优先编码器。图2:74LSl48外引线排列图74LS148是一种常用的8—3线优先编码器,其功能真值如表一所示。74LS148功能表输入输出1××××××××11111011

5、111111111100×××××××0000010××××××01001010×××××011010010××××0111011010×××01111100010××011111101010×01111111100100111111111101芯片工作原理74LS148是8-3线优先编码器,其外引线排列如图2所示。~为8个信号输入,低电平有效。为3位代码输出(反码输出)。为选通输入端,当=0时允许编码;当=1时输出和被封锁,编码被禁止。是选通输出端,级联应用时,高位片的端与低位片的端相连接,可以扩展优先编码功能。为优先扩展输出端,级联应用时可作为输出位的扩展端。..②3—8线二进制显

6、示译码器74LS47简介译码是编码的逆过程,以码器的功能与编码器相反,它将具有特定含义的不同二进制代码辨别出来,翻译成对应的输出信号。译码器也分成3类,二进制译码器如3—8线译码器74LS138。二—十进制译码器可实现各种代码之间的转换,例如74LS145。显示译码器,用来驱动各种数字显示器,如共阳极数码驱动器74LS47。图3:74LS47译码器/驱动器外引线排列芯片工作原理74LS47是驱动共阳极数码管的译码驱动器。其外引线排列如图3所示。为了直接驱动指示灯,74LS47的输出是低电平作用的,即输出为0时,对应字段点亮;输出为1时,对应字段熄灭。A、B、C、D接收二进制码输入,的输

7、出分别驱动7段一码管的a、b、c、d、e、f和g段。译码管有4个使能端,灯测试输入、静态灭灯输入,动态灭零输入、动态灭零输出。74LS47功能表..当接低电平是,译码器各段输出低电平,数码管7段全亮,因此可利用此段输入低电平对数码管进行测试。是动态灭零输入使能端,当=1,=1,=0时,如果输入数码DCBA=0000,译码器各段输出均为高电平,数码管不显示数字(但输入其它数码,数码管仍显示),并且灭零输出为0。利用端,可对无意义的零进行消隐。是静

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。