第六章 总线系统.ppt

第六章 总线系统.ppt

ID:48750047

大小:1.98 MB

页数:57页

时间:2020-01-21

第六章  总线系统.ppt_第1页
第六章  总线系统.ppt_第2页
第六章  总线系统.ppt_第3页
第六章  总线系统.ppt_第4页
第六章  总线系统.ppt_第5页
资源描述:

《第六章 总线系统.ppt》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第六章总线系统6.1总线的概念和结构形态6.2总线接口6.3总线的仲裁6.4总线的定时和数据传送模式6.5HOST总线和PCI总线(简单看一下)6.6InfiniBand标准(简单看一下)6.1总线的概念和结构形态6.1.1总线的基本概念6.1.2总线的连接方式6.1.3总线的内部结构6.1.4总线结构实例6.1.1总线的基本概念数字计算机是由若干系统功能部件构成的,这些系统功能部件在一起工作才能形成一个完整的计算机系统。总线定义:单处理器系统总线可分为以下几类:内部总线:CPU内部连接各寄存器及运算器部件之间的总线。系统总线:I/O总线:中低速I/O设备相互连接的总线。CP

2、U和计算机系统中其他高速功能部件相互连接的总线。总线是构成计算机系统的互联机构是多个系统功能部件之间进行数据传送的公共通路。借助于总线连接,计算机在各系统功能部件之间实现地址、数据和控制信息的交换,并在争用资源的基础上进行工作。1、总线的特性(P184页)物理特性:总线的物理连接方式(根数、插头、插座形状,引脚排列方式)功能特性:每根线的功能。电气特性:每根线上信号的传递方向及有效电平范围。时间特性:规定了每根总线在什么时间有效,持续时间多长。思考:相同的指令系统,相同的功能,不同厂家生产的各功能部件在实现方法上几乎没有相同的,但各厂家生产的相同功能部件却可以互换使用,其原因

3、何在呢?AD15-AD0,/RD,/WR为了使不同厂家生产的相同功能部件可以互换使用,就需要进行系统总线的标准化工作。目前,已经出现了很多总线标准,如PCI、ISA等。采用标准总线的优点简化系统设计简化系统结构,提高系统可靠性便于系统的扩充和更新2、总线的标准化总线带宽:每秒钟可以传输的信息量,单位是MB/S如ISA总线(16位,带宽8MB/S),EISA总线(32位,带宽33.3MB/S)。PCI总线(64位,带宽100MB/S)(1)某总线在一个总线周期中并行传送4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,总线带宽是多少?(2)如果一个

4、总线周期中并行传送64位数据,总线时钟频率升为66MHz,总线带宽是多少?解:(1)设总线带宽用Dr表示,总线时钟周期用T=1/f表示,Dr=D/T=D×(1/T)=D×f=4B×33×106/s=132MB/sDr=D×f=8B×66×106/s=528MB/s(2)64位=8B一个总线周期传送的数据量用D表示,根据定义可得【例1】6.1.2总线的连接方式适配器(接口):实现高速CPU与低速外设之间工作速度上的匹配和同步,并完成计算机和外设之间的所有数据传送和控制。CPU接口电路I/O设备信息缓冲、联络控制、信息变换总线的排列布置与其他各类部件的连接方式对计算机系统系

5、统的性能,讲起十分重要的作用。根据连接方式不同,单机系统中总线结构分为两种:单总线:使用一条单一的系统总线来连接CPU、内存和I/O设备。单片机一般采用单总线结构,统一编址,控制管理方便。单总线结构特点:在单总线结构中,要求连接到总线上的逻辑部件必须高速运行,以便在某些设备需要使用总线时,能迅速获得总线控制权。当不再使用总线时,能迅速放弃总线控制权。否则,由于一条总线由多种功能部件共用,可能导致很大的时间延迟。多总线:在CPU、主存、I/O之间互联采用多条总线。如图所示。支持大容量I/O设备支持本地磁盘驱动器和其他外设高速总线通过扩充总线接口与扩充总线相连。通过桥CPU总线、

6、系统总线和高速总线彼此相连。桥实质上是一种具有缓冲、转换、控制功能的逻辑电路。多总线结构体现了高速、中速、低速设备连接到不同的总线上同时进行工作,以提高总线的效率和吞吐量,而且处理器结构的变化不影响高速总线。多总线结构特点:6.1.3总线的内部结构早期总线的内部结构如图所示,它实际上是处理器芯片引脚的延伸,是处理器与I/O设备适配器的通道。这种简单的总线一般也由50~100条线组成。这些线按其功能可分为三类:地址线、数据线和控制线。早期总线结构的不足之处在于:1、CPU是总线上惟一的主控者。2、后来增加DMA控制器以支持DMA传送,但仍不能满足多CPU环境的要求。3、总线信号

7、是CPU引脚信号的延伸,故总线结构紧密与CPU相关,通用性较差。时钟信号线、电源线、地线、系统复位线加电或断电的时序信号线等。CPU和它私有的cache作为一个模块与总线相连。系统中允许有多个这样的处理器模块。总线控制器完成几个总线请求者之间的协调与仲裁。(1)数据传送总线:由地址线、数据线、控制线组成。其结构与简单总线相似,但一般是32条地址线,32或64条数据线。为了减少布线,64位数据的低32位数据线常常和地址线采用多路复用方式。(2)仲裁总线:包括总线请求线和总线授权线。确保多个功能部件能占有总

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。