温控制器课设论文

温控制器课设论文

ID:47882278

大小:48.40 KB

页数:21页

时间:2019-11-22

温控制器课设论文_第1页
温控制器课设论文_第2页
温控制器课设论文_第3页
温控制器课设论文_第4页
温控制器课设论文_第5页
资源描述:

《温控制器课设论文》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、曰本科课设论文(普通高等教育)题目温度控制器的设计学院工学院专业名称自动化班级兰学号兰姓名淡淡的目录题目温度控制器的设计1(一)系统功能分析2(二)系统硬件原理图设计2(三)控制软件功能分析51)I2C总线52)1602显示63)键盘单元74)AD转换7(四)程序模块流程图8(五)运行结果9结论9附录11元件清单11程序清单11(一)系统功能分析通过温度传感器检测外界的温度,然后经放人接入A/D,和键盘设宜的温度值进行比较,來调节控制器对加热器进行控制,使温度保持在设定温度附近,并通过LED显示温度

2、值,如果出现温度异常,通过嗡鸣器进行报警。以实现温度设置输入、温度显示、温度界常报警、加热执行器控制等功能。(二)系统硬件原理图设计P1.0匚1^40Pl.1匚239P1.2匚338P1.3匚437P1.4匚536M0SI/P1.5匚635MIS0/P1.6匚734SCK/P1.7匚833RST匚932RXD/P3.0匚1031TXD/P3.1匚1130INT0/P3.2匚1229INT1/P3.3匚1328T0/P3.4匚1427T1/P3.5匚1526V7R/P3.6匚1625RD/P3.7匚1

3、724XTAL2匚1823XTAL1匚1322DIP&ND匚2021VccPO.O/ADOPO.1/AD1PO.2/AD2PO.3/AD3P0.4/AH4PO.5/AD5P0.6/AD6PO.7/AD7EA/VPPale/pr5gPESNP2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8单片机引脚图AT89S51是一个低功耗,高性能CMOS8位单片机,片内含8kBytesISP(In-systemprogrammable)的可

4、反复擦写1000次的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术制造,兼容标准MCS-51指令系统及80C51引脚结构,芯片内集成了通用8位屮央处理器和ISPFlash存储单元,功能强人的微型计算机的AT89S51可为许多嵌入式控制应用系统捉供高性价比的解决方案。AT89S51具有如下特点:40个引脚,4kBytosFlash片内程序存储器,128bytes的随机存取数据存储器(RAM),32个外部双向输入/输出(I/O)口,5个中断优先级2层中断嵌套屮断,2个16位可

5、编程定时计数器,2个全双工串行通信口,看门狗(WDT)电路,片内时钟振荡器。此外,AT89S51设计和配置了振荡频率可为0Hz并可通过软件设査省电模式。空闲模式下,CPU暂停工作,而RAM定吋计数器,串行口,外中断系统可继续工作,掉电模式冻结振荡器而保存RAM的数据,停止芯片其它功能直至外中断激活或硕件复位。同时该芯片还具有PDTP、TQFP和PLCC等三种封装形式,以适应不同产品的需求。由于系统控制方案简单,数据最也不人,考虑到电路的简单和成木等因素,因此在木设计中选用ATMEL公司的AT89S5

6、1单片机作为主控芯片。主控模块采用单片机最小系统是由于AT89S51芯片内含有4kB的E2PR0M,无需外扩存储器,电路简单可靠,其时钟频率为0〜24MHz,并一11价格低廉,批量价在10元以内。町以看出AT89S51捉供以下标准功能:4K字节Flash闪速存储器,128字节内部RAM,32个1/0口线,看门狗(WDT),两个数据指针,两个16位定时器/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟。同时,AT89S51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作

7、模式。空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。掉电方式何在RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直接到一个破件复位。POId:P0口是一•组8位漏极开路型双向I/OII,也即地址/数据总线复用口,作为输出口用时,每位能驱动8个TTL逻辑门电路,对端口写“1”可作为高阻抗输入端口。在访问外部数据存储器或程序存储器吋,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻。在Flash编程时,P0口接收指令字节,阳在程序校验时

8、,输出指令字节,校验时,要求外接上拉电阻。Pl1-1:P1是一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此吋可作输入口c作输入口使用吋,因为内部存在上拉电阻,某个引脚被外部信号校验期间,P1接收低8位地址。P2口:P2是一个带冇内部上拉电阻的8位双向T/0口,P2的输出缓冲级可驱动4个TTI.逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。