EDA数字电子实习报告材料---报时式电子钟

EDA数字电子实习报告材料---报时式电子钟

ID:44841943

大小:172.28 KB

页数:18页

时间:2019-10-30

EDA数字电子实习报告材料---报时式电子钟_第1页
EDA数字电子实习报告材料---报时式电子钟_第2页
EDA数字电子实习报告材料---报时式电子钟_第3页
EDA数字电子实习报告材料---报时式电子钟_第4页
EDA数字电子实习报告材料---报时式电子钟_第5页
资源描述:

《EDA数字电子实习报告材料---报时式电子钟》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、EDA数字电子技术实习报告-----报时式数字电子时钟班级…………学号………………..姓名XXXX实习日期2012.5.21—20125.2518目录软件介绍-------------------------------------2实验目的与仪器--------------------------------3设计任务与要求--------------------------------3原理图及波形图--------------------------------4工作原理-------------------------------------5

2、安装调试------------------------------------13元件清单------------------------------------14实习心得------------------------------------15参考文献-------------------------------------------1618【软件介绍】1概述QuartusⅡ(或写成Maxplus2,或MP2)是Altera公司推出的的第四代PLD开发系统主要用于设计新器件和大规模CPLD/FPGA。.QuartusⅡ功能简介(1)、原理图输

3、入(GraphicEditor)MAX+PLUSII软件具有图形输入能力,用户可以方便的使用图形编辑器输入电路图,图中的元器件可以调用元件库中元器件,除调用库中的元件以外,还可以调用该软件中的符号功能形成的功能块.图形编辑器窗口见图(一)。(2)、波形编辑器(WaveformEditor)在进行逻辑电路的行为仿真时,需要在所设计电路的输入端加入一定的波形,波形编辑器可以生成和编辑仿真用的波形(*.SCF文件),使用该编辑器的工具条可以容易方便的生成波形和编辑波形。波形编辑器窗口如图(三)所示。使用时只要将欲输入波形的时间段用鼠标涂黑,然后选择工具条中的

4、按钮,例如,如果要某一时间段为高电平,只需选择按钮”1”。还可以使用输入的波形(*.WDF文件)经过编译生成逻辑功能块,相当于已知一个芯片的输入输出波形,但不知是何种芯片,使用该软件功能可以解决这个问题,设计出一个输入和输出波形相同CPLD电路。(3)、管脚(底层)编辑窗口(FloorplanEditor)(4)、自动错误定位(5)、逻辑综合与适配(6)、设计规则检查编辑(7)、多器件划分(Partitioner)18(8)、编程文件的产生(9)、仿真(10)、时域分析(TimingAnalyze)、器件编程当设计全部完成后,就可以将形成的目标文件下载

5、到芯片中,实际验证设计的准确性.【实验目的】初步掌握QuartusⅡ仿真软件的使用方法;1、学习在QuartusⅡ仿真软件工作平台上测试偏置电路;2、掌握用QuartusⅡ对电路进行瞬态分析的方法,观察测量仿真运行结果。【实验仪器】计算机一台,QuartusⅡ软件【设计任务与要求】1.设计并制作一台能显示小时、分、秒的数字钟。具体要求如下:(1)完成带时、分、秒显示的24h计时功能;(2)能完成整点报时功能,要求当数字钟的分和秒计数器计到59min50s时,驱动蜂鸣电路,前面几声音低,最后一声高音结束,整点时间到;(3)完成对“时”和“分”的校时,并能

6、对秒计数器清零。数字钟的组成框图2.该数字钟由振荡器、分频器、秒计数器、分计数器、小时计数器、校时电路、报时电路和显示电路等几部分组成。其组成框图如下图:18译码显示电路校时报时电路校时电路小时计数器分计数器秒计数器3.简要说明报时式数字钟是由振荡器、分频器、秒计时器、分计时器、小时计时器、校时电路、报时电路和显示电路等组成。小时计数器有24h计时和12h计时两种。校时电路可对分、小时计数器进行校时。报时电路可对整点时间进行音响报时。【原理图】1818【工作原理】1.总体方案设计Q0Q1Q2Q3CS1S274LS160CPD0D1D2D3LDRD针对题

7、目设计要求,经过分析与思考,采用74160系列芯片进行设计。以74160计数器为基础制作数字钟基本功能模块,实现秒,分,时的基本计数和进位功能。计数器以清零法连接,每两片构成一位,分别为六十进制(秒),六十进制(分)和二十四进制(小时),进位端输出接清零加反向器,起延时作用使高位在低位清零后计数。最总完成一日二十四小时的计时。2.74160功能表输入输出清零CLR预置LDN使能CEPCET时钟CP预置数据输入D3D2D2D0Q1Q2Q3Q4进位TCLXXXXXXXXLLLLLHLXX↑D3D2D2D0D3D2D2D0#HHLXXXXXX保持#HHXLX

8、XXXX保持LHHHH↑XXXX计数#1874160功能表3.各模块的设计(1)60进制分、秒

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。