数字电子钟实习报告材料

数字电子钟实习报告材料

ID:40003892

大小:1.04 MB

页数:18页

时间:2019-07-17

数字电子钟实习报告材料_第1页
数字电子钟实习报告材料_第2页
数字电子钟实习报告材料_第3页
数字电子钟实习报告材料_第4页
数字电子钟实习报告材料_第5页
资源描述:

《数字电子钟实习报告材料》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用文档数字电子钟课程设计学院:电气信息工程学院专业、班级:自动化11-02姓名:周振学号:541101010259文案大全实用文档目录摘要21.设计目的32.设计任务33.数字电子钟的电路系统设计33.1设计原理43.2方案确定43.2.1设计方案43.2.2设计方案的确定53.3数字电子钟的电路设计63.3.2整点报时电路的设计73.3.3校时电路的设计83.3.4秒信号发生器的设计93.3.5译码驱动显示电路103.3.6数字电子钟的整体电路114.电路的装配过程134.1电路模拟仿真调试134.2电路焊接134.3实物的实际调试134.3.1总体的调试步骤134.3.2蜂鸣器功能测试

2、134.4误差分析145.课程设计的收获、体会和建议14参考文献15附录116附录217文案大全实用文档摘要电子数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,因此得到了广泛的使用。电子数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,此次设计与制做电子数字钟就是可以了解电子数字钟的原理,学会制作电子数字钟。通过电子数字钟的制作能进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。这次电子数字钟的设计主要是利用74LS90的计数功能来实现

3、电子钟时、分、秒的跳变,整个设计主要分为六个模块:时模块、分模块、秒模块、分频模块、校时校分模块、整点报时模块。时、分、秒模块分别用两块74LS90实现,并且分别将它们设置为60进制,60进制,24进制。秒信号的产生用石英晶体振荡器加分频器来实现,将秒信号送入秒模块,每累计60秒发出一个分脉冲信号,分模块每累计60分钟,发出一个时脉冲信号,时模块实现对24小时的累计,通过六个七段LED显示器显示出来。整点报时电路根据计时系统的输出状态产生一脉冲信号,然后加上一个高频或低频信号送到蜂鸣器实现报时。校时电路是直接加一个脉冲信号到时计数器或者分计数器或者秒计数器来对“时”、“分”、“秒”显示数字进

4、行校对调整。关键词:CD451174LS90分频器晶体振荡器校时校分电路数字电路文案大全实用文档1.设计目的数字电子钟是一种用数字电路技术实现时、分、秒计时的装置,与机械钟相比具有更高的准确性和直观性,且具有无机械传动装置等特点,因此得到了广泛的使用。数字电子钟从原理上看是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。设计与制做数字电子钟可以使我们了解数字电子钟的原理,并且学会制作数字电子钟.而且通过数字电子钟的制作进一步地了解各种在制作中用到的中小规模集成电路的作用及使用方法.且由于数字电子钟包括组合逻辑电路和时序电路.通过此次课程设计可以进一步学习与掌握各种组合逻辑电路与时序电路

5、的原理与使用方法.2.设计任务设计制作一个数字电子钟指标:(1)时间计数电路采用24进制,从00开始到23后再回到00;(2)各用2位数码管显示时、分、秒;(3)具有手动校时、校分功能,可以分别对时及分进行单独校时,使其校正到标准时间;(4)计时过程具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次;(5)为保证计时器的稳定性及准确性,由晶体振荡器提供时间基准信号。3.数字电子钟的电路系统设计下面将介绍数字电子钟的整个电路系统设计的过程。包括数字电子钟的设计原理,设计方案的确定,数字电子钟的电路设计计算机仿真,电路的设计、焊接与调试几大部分。文案大全实用文档3.1设计原理数

6、字电子钟是一个对标准频率(1Hz)进行计数的计数电路。主要由振荡器、分配器、计数器、译码器和显示器电路功能模块组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果通过显示器以“时”、“分”、“秒”的顺序以数字形式显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。可以通过校时电路对分和时进行校时,且具有整点报时功能,当时间到达整点前10秒开始,蜂鸣器将以1秒响1秒停的形式响5次。3.2方案确定通过在互联网网和图书馆查找资料和对《电子技术基础》(数字部分)的学习,讨论确定一个

7、既符合本设计要求又具有比较强的操作性的方案作为此次设计的对象。3.2.1设计方案本电路系统由晶体振荡电路,时间计数电路,校时电路,译码驱动电路组成。其中,时间计数电路用六个74LS90组成。校时电路主要由74LS00P组成RS触发器,而且加入消抖电路,达到了自动校时的效果。电路原理方框示意图如下:文案大全实用文档4511译码驱动4511译码驱动4511译码驱动4511译码驱动4511译码驱动4511译码驱动时

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。