欢迎来到天天文库
浏览记录
ID:43204408
大小:695.50 KB
页数:32页
时间:2019-10-02
《时序逻辑电路的分析》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第6章时序逻辑电路的分析和设计6.1时序逻辑电路的基本概念6.2时序逻辑电路的分析方法6.3时序逻辑电路的设计方法16.1时序逻辑电路的基本概念6.1.1时序逻辑电路的基本结构及特点6.1.2时序逻辑电路的分类6.1.3时序逻辑电路功能的描述方法要求:掌握时序逻辑电路的逻辑方程式、状态表、状态图和时序图的概念和意义。26.1.1时序逻辑电路的基本结构及特点存储电路的基本结构框图组合电路存储电路X1XiZ1ZjY1YrQ1QrXQZY3组合电路存储电路X1XiZ1ZjY1YrQ1Qr输出方程驱动方程状态方程4根据触发控制方式分类:同步时序电路——电路中所有触发器由同一时钟触发。
2、异步时序电路——电路中至少有一个触发器的触发时钟与其它触发器不同。根据输出控制方式分类:米利(mealy)型时序电路——输出Z受触发器状态Q和外部输入X控制。Z=f(X,Q)莫尔(moore)型时序电路——输出Z仅受触发器状态Q控制,与外部输入X无关。Z=f(Q)6.1.2时序逻辑电路的分类56.1.3时序逻辑电路功能的描述方法1、逻辑方程式输出方程驱动方程状态方程62、状态表XQnQn+1/Z输入次态/输出现态反映时序逻辑电路的输出信号Z和各触发器的次态Qn+1,与输入信号X以及各触发器现态Qn之间对应关系的表格称为状态转换表,简称状态表。73、状态图00010/00/11
3、/11/0Q1Q0X/Z4、时序图时序图即工作波形图。反映时序逻辑电路状态转换规律以及相应的输入、输出关系的图形称为状态转换图,简称状态图(1)电路的每个状态用一个圈表示,圈中填入状态符Si或状态码值,(2)圈外用箭头表示状态转换关系,箭头从某现态指向其次态,(3)箭头旁标出控制该状态转换的控制条件X。(4)输出Mealy:输出与输入一起标在箭头旁。用斜杠区分。Moore:输出Z标在状态圈内,用斜杠区别于状态。84、时序图时序图即工作波形图。96.2时序逻辑电路的分析方法6.2.1分析时序逻辑电路的一般步骤6.2.2同步时序逻辑电路的分析举例6.2.3异步时序逻辑电路的分析举
4、例要求:掌握分析时序逻辑电路的一般步骤和同步时序逻辑电路的分析方法。106.2.1分析时序逻辑电路的一般步骤例1试分析如图所示时序电路的逻辑功能。Y与输入X无关,电路是莫尔型同步时序电路。解:1.了解电路组成。输入信号输出信号>1JC11K>1JC11KJ2=K2=XQ1J1=K1=13.求出电路状态方程。Y=Q2Q12.写出各触发器的驱动方程和输出方程。114.列出其状态转换表,画出状态转换图和波形图。X=0X=10001/011/00110/000/01011/001/01100/110/1Y=Q2Q1状态转换表12状态图X=0X=10001/011/00110/000
5、/01011/001/01100/110/14.列出其状态转换表,画出状态转换图和波形图。13X=0X=10001/011/00110/000/01011/001/01100/110/1波形图可以根据状态转换表、状态转换图或方程画出。4.列出其状态转换表,画出状态转换图和波形图。145.确定逻辑功能X=0时电路功能:可逆计数器X=1时Y可理解为进位或借位端。电路进行加1计数电路进行减1计数。15分析下图所示同步时序逻辑电路,试画出在CP时钟脉冲信号作用下,电路L1~L4的波形图,并确定电路逻辑功能。(设各触发器初态均为0)>1JC11K解:1.了解电路组成。输入信号输出信号>
6、1JC11K>1JC11K2.写出各触发器的驱动方程。输出与输入无关例2莫尔型同步时序电路。163.求出电路状态方程174.求输出方程185.列出其状态转换表,画出状态转换图和波形图状态转换表现态次态/输出信号000001/1110001010/1101010011/1011011100/0111100000/1110101011/1101110010/1011111001/011119画出状态图现态次态/输出信号000001/1110001010/1101010011/1011011100/0111100000/1110101011/1101110010/101111100
7、1/0111波形图(略)5.列出其状态转换表,画出状态转换图和波形图206.电路自启动能力的确定本电路具有自启动能力。21例6.2.2试分析图6.2.2所示的时序电路。Z0&FF0CP1DC11DC11DC1Q0Z1Z2Q1FF1FF2①输出方程②驱动方程解:(1)写各逻辑方程式22代入相应D触发器特性方程:(2)将各驱动方程:得各触发器的次态方程:23①列状态表由于没有输入信号X,所以次态只有一列。而且输出与现态完全相同,输出Z可不列。因而状态表可简化为如下形式。Q2nQ1nQ0nQ2n+1Q1n
此文档下载收益归作者所有