1.6硬体结构介绍ADC与DAC

1.6硬体结构介绍ADC与DAC

ID:43176483

大小:1.08 MB

页数:30页

时间:2019-10-01

1.6硬体结构介绍ADC与DAC_第1页
1.6硬体结构介绍ADC与DAC_第2页
1.6硬体结构介绍ADC与DAC_第3页
1.6硬体结构介绍ADC与DAC_第4页
1.6硬体结构介绍ADC与DAC_第5页
资源描述:

《1.6硬体结构介绍ADC与DAC》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、1SunplusSPCE061A微控制器ADC与DAC2概述SPCE061A的特色是其强大灵活的语音功能;而单片机对语音处理的支持,除了其处理能力外,还有片内集成的ADC、DAC;特别是集成有AGC电路的MIC通道。AGC:自动增益控制3SPCE061A内部ADC4SPCE061A的ADC8通道10位模-数转换器。7个通道(Line_IN)用于将模拟量信号转换为数字量信号,可以直接通过引线(IOA[0~6])输入。1个通道只作为语音输入通道,通过内置有自动增益控制放大器的麦克风通道(MIC_IN)输入。

2、5SPCE061A的ADC<2>由数模转换器DAC0和逐次逼近寄存器SAR组成逐次逼近式模-数转换器。硬件ADC的最高速率限定为(Fosc/32/16)Hz。Fosc(Hz)20.48M24.576M32.768M40.96M49.152MAD转换速率40KHz48KHz64KHz80KHz96KHz6ADC结构7ADC转换过程8ADC相关寄存器P_ADC(读/写)(7014H)该单元储存MIC输入的A/D转换的数据。P_ADC_Ctrl(读/写)(7015H)为ADC的控制端口b15~b16b5~b0

3、DAR0读写---b15b14~9b8b7b6b5~3b2b1b0RDY(R)---V2REFB(W)VEXTREF(W)DAC_OUT(W)---AGCE(W)MIC_EN(W)ADE(W)9P_ADC_Ctrl设置对照表10P_ADC_MUX_CtrlP_ADC_MUX_Ctrl(读/写)(702BH)ADC多通道(Line_IN)控制是通过对P_ADC_MUX_Ctrl(702BH)单元编程实现的。11P_ADC_MUX_Ctrl设置寄存器12ADCLine_IN数据寄存器P_ADC_MUX_Da

4、ta(读)(702CH)P_ADC_MUX_Data单元用于读出LINE_IN[7:1]10位ADC转换的数字数b15~b6b5~b0ADC转换结果----13ADC直流电气特性ADC直流电气项目项目符号最小值典型值最大值单位ADC分辨率RESO10bitADC信噪比SNR50dBADC积分非线性INL±4LSBADC差分非线性DNL±0.5LSBADC转换率Fconv96KHz电源电流@Vdd=3VIADC3.4mA功耗@Vdd=3VPADC10.2mW14MIC输入通道结构15MIC输入通道带宽调整

5、CextRextCopifupper–3dbflower–3dbgain0.22uf5.1K0476.6KHz107Hz43db0.22uf5.1K5000pf31.9KHz107Hz43db0.22uf5.1K10000pf15.0KHz107Hz43db0.22uf5.1K15000pf9.8KHz107Hz43db0.22uf5.1K20000pf7.3KHz107Hz43db0.22uf5.1K30000pf4.8KHz107Hz43db0.22uf5.1K40000pf3.5KHz107Hz4

6、3db0.22uf5.1K50000pf2.8KHz107Hz43db0.10uf5.1K0476.6KHz107Hz43db16Line_IN输入通道性能信号输入电压范围AVSS-0.3V~AVDD+0.3V测量电压范围VEXTREF0:使用默认基准电压0~AVDDVEXTREF1:使用外部基准电压0~VEXTREF17Line_IN输入通道相关接口输入端口IOA[6:0],用到的相应设为悬浮输入方式。模拟地与IOA低八位地共用一个接地点。18SPCE061A内部DAC19SPCE061A的DAC两路

7、10DAC(DAC1、DAC2)AUD1和AUD2管脚输出电流型DAC0~3mAVdd=3.3V0~2mAVdd=3.3V20音频输出典型接线图21DAC结构22DAC相关寄存器P_DAC1(读/写)(7017H)该单元为一个带10位缓存器(DAR1)的10位D/A转换单元(DAC1)。用于向DAR1写入或从其中读出10位数据。b15~b6b5~b0DAC1数据(读/写)-----23DAC相关寄存器P_DAC2(读/写)(7016H)P_DAC2(写):通过此单元直接写入10位数据到10位缓存器DAR

8、2,来锁存DAC2的输入数字量值(无符号数)。P_DAC2(读):从DAR2内读出10位数据。b15~b6b5~b0DAC2数据(读/写)-----24DAC控制寄存器P_DAC_Ctrl(写)(702AH)DAC音频输出方式的控制单元。第5~8位用于选择DAC输出方式下的数据锁存方式;第3、4位用来控制A/D转换方式。第1位总为‘0’用于双DAC音频输出。25P_DAC_Ctrl设置对照表b8b7b6b5b4b3DAC1_Latch(写)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。