《数字电路》复习题部分答案

《数字电路》复习题部分答案

ID:42900745

大小:65.51 KB

页数:4页

时间:2019-09-23

《数字电路》复习题部分答案_第1页
《数字电路》复习题部分答案_第2页
《数字电路》复习题部分答案_第3页
《数字电路》复习题部分答案_第4页
资源描述:

《《数字电路》复习题部分答案》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一、填空题20分1、逻辑分析、逻辑设计的概念2、数字电路的分类、研究方法3、逻辑函数的表示有四种:逻辑电路图、???其中后三种之间可以相互转换。逻辑变量和函数只有两种取值,而且它们只是表示两种不同的逻辑状态。逻辑代数有?三种基本运算。4、逻辑代数的定理、规则的应用(例:求反函数)5、最小/大项的性质6、由真值表写出函数表达式7、什么是功能模块,小规模中规模设计追求的目标8、中规模器件(编码器,译码器,比较器,选择器,加法器的(1)逻辑功能(2)输入/出的数量关系9、触发器的稳态的互补性,分类,特性方程10、时序电路的组成,特点,分类11

2、、构造一个模N的计数器需要?状态,需要?触发器12、代码的转化,例()8421=()10=()212、PLD常识概念(PLDPLAPALGAL及基本结构)二、利用真值表证明函数相等(或函数化简)10分三、分析题30分1、分析组合电路2、时序电路例题四、设计题目40分1、用门电路设计实现组合电路(15分)2、用3-8译码器(输出低电平有效)/选择器设计实现(10分)①三输入表决电路②全加器/全减器③两位数比较器电路④优先权判断电路3、时序电路的分析设计(15分)分析设计可满足给定的时序波形图要求的时序电路模拟题一、填空题1、对现成的数字电

3、路,研究它的逻辑功能称为逻辑分析;而设计它的逻辑电路称为逻辑设计。2、数字逻辑电路可分为组合逻辑电路和时序逻辑电路两大类。3、表示逻辑函数的方法有四种逻辑代数、真值表、卡诺图和逻辑图,前三者各有特点,适应于不同的场合,它们之间存在内在的联系,可相互转换。4、逻辑变量和函数只有“0”或“1”两种取值,而且它们只是表示两种不同的逻辑状态。5、逻辑代数有与运算、或运算和非运算三种基本运算。6、相同变量构成的最小项mi和最大项Mi,应满足mi.Mi=0,Mi+mi=1。7、1983=(0001100110000011)8421码(1100110

4、)B=(1010101)Gray8、使用小规模集成电路的逻辑设计,其设计目标追求的是所用的门电路越少越好。9、采用MSI器件为基础的设计,主要考虑的是所设计的电路能否满足功能要求、可靠性要求及价格要求,尽量减少集成器件数。10、二进制一位全加器是实现两个一位二进制数进行相加并考虑低位来的进位求得和及向高位进位的逻辑功能的逻辑电路。11、逻辑函数,其反函数为。12、若逻辑函数F(A,B,C)=∑m(1,2,4,6),G(A,B,C)=∑m(0,1,2,3,4,5,7),则F和G相与的结果为。13、函数的最简与或式为AB+C+D。时序电路是

5、由组合电路和存储电路两部分组成,并形成反馈回0路,它是一种在任何时刻输出不仅取决于该电路的当前输入,而且还与电路的原来的状态(过去的输入序列)有关的逻辑电路。14、时序电路按输出特性可分为Mealy型和Moore型。15、每个触发器可记录一位二进制码,因为它有两个稳态。16、T触发器特性方程是。17、实现三个两位二进制数相乘的组合电路,应有八个输出函数。18、一个二进制编码若需要对12个输入信号进行编码,则采用四位二进制代码。19、要判断两个二进制数的大小或相等,可用数值比较器电路实现。20、能从多个输入端中选用一路作为输出的电路是数据

6、选择器。21、变量输入译码器,其译码输出信号最多应有个。22、构造一个模10的同步计数器需要10个状态,至少需要4个触发器。二、列真值表,说明下面F1和F2的关系F1=AB⊕CF1=F2=AB+CF2=(A+B+C)三、利用卡诺图将下列函数化简为最简的“与或”及“或与”表达式形式。1、2、F(A,B,C,D)=∑m4(0,2,7,13,15)+∑d4(1,3,4,5,6,8,10)四、分析电路的逻辑功能。1、分析组合电路的逻辑功能例:≥1≥1=1=1=1WXYZ图3.1A(MSB)BCD(LSB)2、分析下面的同步时序电路图,要求画出状

7、态转换图及时序波形图。Z“1”时钟CP输入xQ1Q1K1∧J1Q0Q0K0∧J0&=1五、分析、设计题1、设计一个三输入的“多数表决电路”,要求用适当的门电路设计最简得逻辑电路。2、设计一个三输入的“优先权判断电路”,要求用适当的门电路设计最简得逻辑电路。3、设计一位二进制数的全加器/全减器。4、设计一个组合逻辑电路,该电路输入端接收两个无符号二进制数A(A=A1A0)和B(B=B1B0),当A=B时,输出F为1,否则F为0。试用合适的逻辑门构造出最简电路。5、试用输出低电平有效的3-8线译码器和逻辑门设计满足下列要求的组合逻辑电路6、

8、设计一个可满足下列波形图要求的时序电路图,其输入为CLK脉冲信号,输出为Z1,Z0。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。