欢迎来到天天文库
浏览记录
ID:42419209
大小:1.22 MB
页数:39页
时间:2019-09-14
《07版数电实验讲义》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
1、数字电子技术实验指导书宁波大学信息科学与工程学院2007年09刀误误误误误误误误误误误误误误误误误误误误错错错错错错错错错错错错错错错错错错错错未定义书签。1247911131516192123252730未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。未定义书签。实验方法与实验规则实验一EDA工具软件的使用实验二EDA开发平台的便用实验三三态门和0C门的研究实验四用SSI设计组合逻辑电路实验五MSI组合电路的HDL
2、设计实验六用MSI设计组合逻辑电路实验七集成触发器及应用实验八时序电路的HDL设计实验九脉冲波形的产牛和整形实验卜综合时序电路设计实验I—多功能数字钟的设计实验十二交通信号灯控制系统的设计实验十三存储器应用——乘法器的设计.….…实验十四用状态机实现ADC控制电路实验I•五函数信号发生器的设计附录-元器件引脚图与逻辑功能表74LS00四2输入与非门74LS01四2输入与非门(0C)74LS04六反相器74LS20双4输入与非门74LS73双JK触发器74LS74双上升沿D触发器74LS83四位并行加法器74LS90二•五•十进制计数器74LS125A四2输入与非门(三态)74LS138三线•八
3、线译码器74LS153双4选1数据选择器74LS160A十进制同步计数器74LS1944位双向移位寄存器CD406014位二进制计数及振荡器………CD4093集成施密特与非门RAM2114A静态随机存储器附录二常用数字集成电路型号、功能对照表一、4000系列CMOS数字电路二、74系列TTL数字电路实验一EDA工具软件的使用一、实验冃的:初步掌握软件的使川方法;初步掌握设计电路的图形输入法。二、实验任务:利用图形输入法,输入、仿真简单逻辑电路,以掌握软件的使用方法。三、实验要求:1.釆用与、或、非门,设计异或门,仿真其功能并与理论值比较;2.采用与、或、非门,设计组合电路F,仿真其功能并与理论
4、值比较。四、实验设计说明:1.异或门的逻辑表达式为:F=A㊉A万+亦2.组合电路F的逻辑表达式为:F=AC+BC+B(AC+AC)五、实验设备与元器件:1.计算机1台2.QuartusII软件1套*芯片引脚见附录**本任务课时:2课时实验二EDA开发平台的使用一、实验冃的:进一步掌握软件的使用;熟悉实验箱的使用;初步掌握设计电路的文木输入法。二、实验任务:利用文本输入法,输入、仿真并下载实现简单逻辑电路的功能,以掌握软件的使用方法。三、实验要求:1.设计一个一位半加器,仿真其功能;2.设计一个一位二进制全加器,仿真其功能;3.将上述两个电路下载到芯片实现其功能。四、实验设计说明:1.一位半加器
5、一位“被加数"与“加数''两者相加,产生“本位和"及向高位的“进位该电路有2个输入,2个输出。设“被加数”,“加数”分别为A和B;“木位和"与向高位的“进位吩别为SH和CH。真值表和电路逻辑图如F:A£a0°00011010101101图1电路逻辑图2.一位二进制全加器一位“被加数”与“加数”及低位送來的“进位”三者相加,产生“本位和”及向高位的“进位”。该电路有3个输入,2个输出。设“被加数J“加数”和低位来的“进位”分别为Ai,Bi,Ci丄“本位和”与向高位的“进位”分别为Si,Ci•真值表如下:AiBiGSiCi000000011001010011011001010101五、实验设备与元
6、器件:1.数字电路与系统实验箱1台2.计算机1台3.QuartusII软件1套*芯片引脚见附录**本任务课时:2课时实验三三态门和OC门的研究一、实验冃的:了解负载电阻RL对集电极开路门工作状态的影响;拿握集电极开路门的使用方法;掌握三态门的HDL设计和使用。二、实验任务:1.实现OC门的线与功能;2.用HDL设计三态门并仿真验证;3.设计一个选通电路,并下载测试。三、实验要求:1.实现OC门的线与功能:a)用四个0C门线与,驱动四个与非门;b)计算负载电阻皿;c)在该阻值条件下,测量与Vo-2.三态门的逻辑功能:a)EN=1时:F=A:b)EN=0时:F=Z(高阻)c)依据仿真波形,列出三态
7、门的真值表。3.选通电路:町以用两个三态门和一个非门构成;电路功能:C=0^F=A,C=1时F=B;下载到FPGA冃标板上,测试电路功能,写出真值表。四、实验设计说明:1.集电极开路门(0C门)集电极开路门是将推拉式输出改为三极管集电极开路输A出的特殊TTL电路,它允许把两个或两个以上0C门电路的输出端连接起来以完成一定的逻辑功能。其逻辑符号如图。BOCH共用一个集电极负载电阻RL和电源VC,从而
此文档下载收益归作者所有