FPGA最常犯的27个错误

FPGA最常犯的27个错误

ID:42168788

大小:22.83 KB

页数:8页

时间:2019-09-09

FPGA最常犯的27个错误_第1页
FPGA最常犯的27个错误_第2页
FPGA最常犯的27个错误_第3页
FPGA最常犯的27个错误_第4页
FPGA最常犯的27个错误_第5页
资源描述:

《FPGA最常犯的27个错误》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、FPGA最常犯的27个错误1)QuartusII对代码进行时序仿真时出现Error:Can'tcontinuetimingsimulationbecausedelayannotationinformationfordesignismissing.原因:如果只需要进行功能仿真,不全编译也是可以进行下去的,但时序仿真就必须进行全编译(即工具栏上的紫色实心三角符号那项)。全仿真包括四个模块:综合器(Synthesis)、电路装配器(Fitter)、组装器(Assember)和时序分析器(TimingAnalyzer),任务窗格中会有成功标志(对号)。2)在下载运

2、行的时候,出现下面的错误:Warning:TheJTAGcableyouareusingisnotsupportedforNiosIIsystems. YoumayexperienceintermittentJTAGcommunicationfailureswiththiscable.PleaseuseaUSBBlasterrevisionB.在运行之前已经将.sof文件下载到开发板上面了,但是依然出现上面的问题。解决:在配置的时候,在run之后,进行配置,选择targetconnection,在最后一项:NIOSIITerminalCommunicati

3、onDevice中,要选择none(不要是Jtag_uart)如果采用USBBlaster,可以选择Jtag_uart。之后再run就ok了!3)Error:Can'tcompileduplicatedeclarationsofentity"count3"intolibrary"work"此错误一般是原理图文件的名字和图中一个器件的名字重复所致,所以更改原理图文件的名字保存即可。1.Foundclock-sensitivechangeduringactiveclockedgeattime

4、urcefile中时钟敏感信号(如:数据,允许端,清零,同步加载等)在时钟的边缘同时变化.而时钟敏感信号是不能在时钟边沿变化的.其后果为导致结果不正确.措施:编辑vectorsourcefile2.VerilogHDLassignmentwarningat:truncatedwithsizetomatchsizeoftarget(原因:在HDL设计中对目标的位数进行了设定,如:reg[4:0]a;而默认为32位,将位数裁定到合适的大小措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位

5、数3.Allreachableassignmentstodata_out(10)assign'0',registerremovedbyoptimization原因:经过综合器优化后,输出端口已经不起作用了4.Following9pinshavenothing,GND,orVCCdrivingdatainport--changestothisconnectivitymaychangefittingresults原因:有9个脚为空或接地或接上了电源措施:有时候定义了输出端口,但输出端直接赋‘0’,便会被接地,赋‘1’接电源.如果你的设计中这些端口就是这样用的,

6、那便可以不理会这些warning5.Foundpinsingasundefinedclocksand/ormemoryenables原因:是你作为时钟的PIN没有约束信息.可以对相应的PIN做一下设定就行了.主要是指你的某些管脚在电路当中起到了时钟管脚的作用,比如flip-flop的clk管脚,而此管脚没有时钟约束,因此QuartusII把“clk”作为未定义的时钟.措施:如果clk不是时钟,可以加“notclock”的约束;如果是,可以在clocksetting当中加入;在某些对时钟要求不很高的情况下,可以忽略此警告或在这里修改:Assignments>

7、Timinganalysissettings...>Individual clocks...>...6.TimingcharacteristicsofdeviceEPM570T144C5arepreliminary原因:因为MAXII是比較新的元件在QuartusII中的時序并不是正式版的,要等ServicePack措施:只影响Quartus的Waveform7.Warning:ClocklatencyanalysisforPLLoffsetsissupportedforthecurrentdevicefamily,butisnotenabled措施:将s

8、etting中的timingRequirements&Option

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。