误码率论文:基于FPGA的信道误码测试仪设计与实现

误码率论文:基于FPGA的信道误码测试仪设计与实现

ID:42096656

大小:48.50 KB

页数:4页

时间:2019-09-08

误码率论文:基于FPGA的信道误码测试仪设计与实现_第1页
误码率论文:基于FPGA的信道误码测试仪设计与实现_第2页
误码率论文:基于FPGA的信道误码测试仪设计与实现_第3页
误码率论文:基于FPGA的信道误码测试仪设计与实现_第4页
资源描述:

《误码率论文:基于FPGA的信道误码测试仪设计与实现》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、误码率论文:基于FPGA的信道误码测试仪设计与实现【中文摘要】误码率是评价数据传输设备及其信道工作质量的一个重要指标,而误码仪作为通信系统可靠性测量工具,主要用于传输设备的生产调试、检验、以及日常维护、维修中。本论文是结合一个实际课题进行的,其是基于的FPGA+DSP数字信号处理技术,设计并实现一个适用于多种网系的信道误码测试仪。测试仪在传统误码仪的基础上,实现了以下功能。第一,测试仪带有配套的各种接口,能够与不同的通信系统连接,适应多种接口的测试要求。第二,测试仪输出的码流速度是可调的,范圉从32kb/s到8192kb/so第三,

2、测试仪可以手动插入信道模拟单元,实现具有随机分布特性、一定误码率的信道误码和具有相应延迟时间的信道延迟。第四,测试仪采用触摸屏作为人机交互单元,具有智能直观的实时显示机制,使用户能够及时观测到测试仪统计出的误码参数。本文详细介绍了信道误码测试系统的总体设计方案,利用VHDL语言在FPGA芯片上完成了信号处理单元的功能设计和实现,包括以下儿个方面:1、选择相应接口、工作速率和信号码型;2、生成符合设定帧结构的测试系列;3、对接收到的信号进行同步判别和误码检测;4、模拟信道功能,实现信道误码和信・••【英文摘要】BitErrorRate

3、(BER)isveryvaluableandimportanttoevaluatetheperformanceofcommunicationtransmissiondevicesorthequalityofatransmissionsystem.AndtheBERtesterisusedintheproductiondebugging,testing,inspectingandday-to-daymaintenancefortransmissionequipment,whichisusedasdetectiontoolforreli

4、abilityofacommunicationsystem.Thisdissertationcomesfromapracticalresearchproject.ThepurposeistodesignandrealizeaBERtesterincommunicationchannel,whichcan…【索购全文找豐】139938848138113721同吋提供论文写作一对一辅导和论文发表服务。【关键词】误码率信道误码测试仪FPGAVHDL语言帧结构【英文关键词】BitErrorRateBERtesterincommunicati

5、onchannelFPGAVHDLlanguageFramestructure【IB录】基于FPGA的信道误码测试仪设计与实现致谢5-6中文摘要6-7ABSTRACT7目录8-101引言10-141.1研究背景及意义10-111.2国内外研究现状11-121.3论文研究内容和组织结构12-142FPGA芯片及其开发工具介绍14-262.1FPGA简介14-192.1.1FPGA的结构特征14-162.1.2FPGA配置模式和基本特点162.1.3主流的FPGA芯片厂商及其代表产品16-182.1.4Spartan-3E芯片介绍18-

6、192.2FPGA开发所需工具19-212.2.1硬件描述语言一VHDL192.2.2开发平台一1SE9.2i19-202.2.3仿真软件一Modelsim20-212.2.4在线逻辑分析仪—ChipScope22-232.3.2编写Testbench和功能仿真232.3.3综合及时序分析232.3.4实现23-242.3.5加载配置与调试24-263信道误码测试系统总体方案26-363.1系统总体结构26-273.2系统设计原理27-283.3FPGA单元功能设计28-323.3.1信号源单元功能29-303.3.2信道模拟单元功

7、能30-323.4FPGA部分接口关系32-353.4.1与DSP之间的接口32-343.4.2与接口控制单元之间的接口34-353.5FPGA的模块化设计35-364信号源模块设计36-604.1rv35_a_el_top模块36-504.1.1发送端-时钟设计实现38-394.1.2发送端-帧结构设计实现39-434.1.3发送端-m序列43-444.1.4接收端-接收同步检测模块44-494.1.5接收端-测试结果显示标志模块49-504.2E2_top模块50-554.2.1G.704帧结构模块51-534.2.2G.742

8、帧结构模块53-554.3数据记录55-604.3.1TP核简介55-564.3.2数据记录模块56-605信道模拟模块设计60-645.1signalchannel_top(信道模拟模块)60-635.1.1信道误码模拟60-625

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。