实验二:用一位全加器设计一个四位的加法器

实验二:用一位全加器设计一个四位的加法器

ID:41699594

大小:168.21 KB

页数:4页

时间:2019-08-30

实验二:用一位全加器设计一个四位的加法器_第1页
实验二:用一位全加器设计一个四位的加法器_第2页
实验二:用一位全加器设计一个四位的加法器_第3页
实验二:用一位全加器设计一个四位的加法器_第4页
资源描述:

《实验二:用一位全加器设计一个四位的加法器》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验二:用一位全加器设计一个四位的加法器1•实验目的熟悉软件MAX+plusII掌握EDA实验仪的使用方法2•实验内容a.利用一位全加器设计一个四位的加法器b.利用MAX+plusII软件,对下图所示的逻辑图进行编译和仿真,并选择器件进行定时分析。

2、_匚二s(30]CDc43•实验过程a)建立项口文件夹,取名为s_adderb)输入设计项口和存盘(附上原理图)(1)在原理图编辑窗口屮插入4个一位全加器。(2)再将它们联接成一个四位的加法器。(1)输入两个4位的二进制数,输出一个4位的和,一位进位。(2)A3A2A1AO+B3B2B1B0=S3S2S1S0进

3、位C4(3)为了使输入输出的线减少,可以使用总线加标号的画法。(4)单条线间的联接也可以用标号联接,减少走线的长度,使图而简洁明了。c)将设计项目设置成工程文件d)选择口标器件并编译首先选释最后实现本项设计的目标器件;其次对工程文件进行编译,综合和适配等操作,最后消去Quartus,完成编译。e)时序仿真(附波形图)首先建立波形文件,输入信号点,其次设置波形参量,设定访真时间,加上输入信号,文件存盘,运行访真器件,观察分析加法访真波形,打开吋序分析器,精确测量加法器输入和输出波形间的延长量f)引脚锁定加法器选用结构图」引脚对应情况实验板位置加法器信号通用目

4、标器件引脚名目标器件EP1K30TC144引脚号键4aOPIO1226键4alPIO1327键4a2PIO1428键4a3PIO1529键3bOPIOS20键3blPIO921键3b2PIO1022键3b3PIO1123数码管8sOPIO2868数码管8siPIO2969数码管8s2PIO307()数码管8s3PIO3172发光二级管D8c4PIO3986g)编译并编程下载,硬件测试逻辑功能加法器输入输出键1@[3・・0])键2(b[3・・0])c4S[3..0]低低低低低高低低低髙[•'j高低4•实验结果(分析电路功能)oy

5、3B2B1Bo

6、U3

7、6

8、U1田=U4S3S2S1S05•遇到问题及解决方法(1)在连接原理图的时候,会遗漏某些字母或是忘记连接某些线,造成实验无法运行。解决方法:我认真的检查核对是否冇遗漏的地方,然后及时的改正。(2)在做加法器s.gdf的仿真波形时,会忘记保存直接运行,导致结果不出来。解决方法:保存s.gdf,然后再运行。连接线时,要谨慎,否则很容易看错,连接错误。【附图】°4C=>C4原理图波形图sszT5个

9、43HHH口扬声器PIO19-PIO16PIO23-PIO20PIO27-PIO24PIO31-PIO280807D605040302O1I

10、O39IO38IO37IO36IO35IO34IO33IO32FPGA/CPLD目0016QD15PIO39-PIO32PIO49PIO48PIO15-PIO12PIO11-PIO8PIO7-PIO4PIO3-PIO0Tr键8键7键6键5键3键2键1HEXHEXHEXHEX实验船构图

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。