Avalon总线规范(中文版)

Avalon总线规范(中文版)

ID:40963703

大小:1.98 MB

页数:21页

时间:2019-08-12

Avalon总线规范(中文版)_第1页
Avalon总线规范(中文版)_第2页
Avalon总线规范(中文版)_第3页
Avalon总线规范(中文版)_第4页
Avalon总线规范(中文版)_第5页
资源描述:

《Avalon总线规范(中文版)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、Avalon总线规范参考手册(Avalon从端口传输与流模式从端口传输部分)Avalon总线是一种将片上处理器和外设连接成片上可编程系统(SOPC)的一种简单总线结构。Avalon总线是一种接口方式,它规定了主从设备之间的接口方式及其通信时序。Avalon总线的设计目的在于:■简便:提供了简单易学的协议;■优化总线逻辑的资源利用:节约了可编程器件(PLD)内部的逻辑单元(LE);■同步操作:将PLD上的其他用户逻辑很好的集成在一起,从而避免了复杂的时序分析;基本的Avalon总线事务可以在主﹑从设备之间传送一个字节,半字或字(8,16或32位)。当

2、一次事务处理完成,总线可以迅速的在下一个时钟到来的时候在相同的主从设备之间或其他的主从设备间开始新的事务。Avalon总线也支持一些高级功能,如“延迟型(latency-aware)外设”,“流(streaming)外设”及多总线主设备。这些高级的功能使其允许在一个总线事务中进行外设间的多数据单元的传输。Avalon总线支持多个总线主设备。多主设备的结构为SOPC系统及高带宽外设提供了很大程度上的稳定性。例如,一个主外设可以进行直接存储器访问(DMA),而不需要处理器在数据传输路径上从外设将数据读入存储器。Avalon总线上,主设备和从设备之间的相

3、互作用是基于一种被称为“从设备(slave-side)仲裁”的技术。从设备仲裁决定了当多主设备在同一时刻尝试连接同一个从设备的时候,哪个主设备获得从设备控制权。从设备仲裁具有两个优势:1.仲裁细节内嵌于Avalon总线内部。所以,主设备和从设备的接口具有一致性,不考虑总线上的主设备和从设备的数量。在每一个和Avalon总线相连接的主设备看来,它都是总线上唯一的主设备。2.多个主设备可以同时完成总线事务,就像他们并不是在同一个总线周期连接到同一个从设备一样。Avalon总线的设计是为了配合片上可编程系统(SOPC)的。它是一种由PLD内部逻辑和布线资

4、源的主动片上总线结构。Avalon结构的一些原则如下:1.与外设的接口同步于Avalon时钟。所以,没有复杂的,异步的握手/应答模式。Avalon总线(及整个系统)的性能可以通过使用标准的同步时序分析技术来实现测量。2.所有的信号都是有效“低”和“高”,这样便于总线操作的立即转换。位于Avalon内部的多路复用器(不是三态缓冲器)来决定哪个信号驱动哪个外设。3.地址,数据和控制信号使用分离的,专用端口,这样简化了外设的设计。外设不需要对地址和数据的总线周期进行解码,也不需要在非使能的时候禁止输出。功能简介Avalon也包括很多的功能和约定来支持SO

5、PCBuilder软件自动产生的系统﹑总线和外设:高于4G的地址空间-存储器和外设可以被映射为32位地址空间中的任何地址。同步接口-所有的Avalon信号都被Avalon总线时钟同步。这样简化了Avalon总线的相关时序行为并便于高速外设的集成。分离的地址,数据和控制线路-分离的,专用的地址和数据路径更便于与用户逻辑相连接。外设不需要对数据和地址周期进行译码。内置地址译码器-Avalon总线自动的为所有外设产生片选(ChipSelect)信号,大大的简化了Avalon外设的设计。多主设备总线结构-在Avalon总线上可以存在多个主外设。Avalon

6、总线自动产生仲裁逻辑。基于向导式的配置-方便使用的图形化向导引导用户完成对Avalon总线的配置(增加外设,确定主/从关系,定义存储器映射)。Avalon总线结构的自动产生是由用户在向导界面的输入来决定的。动态总线容量-Avalon总线自动处理数据位宽不匹配的外设间传送数据的细节,便于在多种不同宽度的设备间接口。名词及概念许多与SOPC相关的名词和概念都完全是新的,他们和传统的片外总线结构有着本质的不同。设计者需要懂得这点,以便可以理解Avalon总线规范。下面的名次及概念构成了一个理论化的框架,而Avalon总线规范就是建立在这一框架的基础上的。

7、它们贯穿于整个文档。总线周期总线周期被定义为Avalon主时钟的相邻上升沿之间的时间间隔,它是总线时钟周期的基本单元。总线信号时序参照于总线周期时钟。总线传输Avalon总线的一次传输是对数据的一次读/写操作,它可能持续一个或多个总线周期。Avalon总线所支持的传输位宽为:一个字节(8位),半个字(16位)或一个字(32位)。流传输流传输为“流主设备”和“流从设备”之间的连续性数据传输建立一个开放式的管道。带有延迟的读传输有些同步设备在刚刚开始传输的时候,需要延迟几个时钟周期才能够完成其第一次读数据的过程,而在之后的传输过程中就可以每一个周期返回

8、一个数据。带有延迟的读传输可以增加这些同步设备的带宽利用率。延迟性传输允许一个主设备发出读请求后,转而执行另一个无关任务,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。