FPGA实验报告材料

FPGA实验报告材料

ID:40133556

大小:249.86 KB

页数:19页

时间:2019-07-22

FPGA实验报告材料_第1页
FPGA实验报告材料_第2页
FPGA实验报告材料_第3页
FPGA实验报告材料_第4页
FPGA实验报告材料_第5页
资源描述:

《FPGA实验报告材料》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实用文档电气技术实践可编程逻辑器件FPGA应用开发实验报告标准文案实用文档2016年12月标准文案实用文档目录一、实验目的二、实验要求三、实验内容四、实验代码及实验结果(1)4位二进制加法计数器(2)半加器(3)LED静态显示(4)38译码器(5)点阵扫描显示(6)步进电机状态机五、实验感想六、学习并使用FPGA的心得与体会七、电气技术实践总结标准文案实用文档一、实验目的1、熟悉使用可编程逻辑器件(Altera公司FPGACyclone系列EP1C6Q)。2、熟悉使用硬件描述语言VHDL。3、掌握F

2、PGA集成环境(Altera公司FPGAQuartusII9.0)开发流程。4、熟悉使用核心目标系统板与接口电路等工作原理及其功能模块绑定信息。5、熟悉并掌握下载线方式和下载文件的选择。二、实验要求1、学习并掌握文本、图形等输入和时序、功能仿真方法。2、学习并熟悉门电路、组合电路、时序电路等单一模块功能。3、学习并设计各种不同状态机逻辑功能。4、学习并设计由单一模块→较多功能模块集成→系统集成方法。5、学习并选择多种模式显示(发光二极管显示、米字型数码管显示、七段数码管→动态扫描或静态扫描显示、LE

3、D点阵显示各种字符和图形或静止或移动等方式、LCD液晶显示各种字符和图形或静止或移动等方式)。标准文案实用文档6、根据自已的兴趣和愿望,可从以下给定的实验目录中选取或自已设定功能题目。7、实验数目没有要求,关键是看质量,是否是自已编写、调试、实现。三、实验内容1、按指导书集成开发环境章节操作实现文本编程实例1和图形编程实例2全过程。2、任选门电路、组合电路、时序电路实验各完成一个其逻辑功能,其实现方案自已规定。在进行FPGA目标器件输入和输出引脚绑定时,输入引脚绑定高/低电平、单脉冲、各种分频连续脉

4、冲等多种信号,输出引脚可绑定发光二极管、七段数码管、LED点阵等显示模式。3、在完成1位十进制计数器的基础上,可增加完成2或3等多位十进制计数器逻辑功能并用多位七段数码管来显示。4、根据状态机工作特点,设计一个有一定功能效果的例程。5、利用4X4键盘设计显示对应的键字符信息。6、用LED点阵显示任意字符、图形信息。四、实验代码及实验结果(1)4位二进制加法计数器【实验代码】libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigne

5、d.all;entitycount4isport(clk,d:instd_logic;rst:instd_logic;q:outstd_logic_vector(3downto0));endentitycount4;architecturebhvofcount4is标准文案实用文档signalq1:std_logic_vector(3downto0);beginprocess(rst,clk,d)beginif(rst='0')thenq1<="0000";elsif(clk'eventandclk

6、='1')thenq1<=q1+1;endif;endprocess;q<=q1;endarchitecturebhv;【实验操作】输入信号clk时钟→Pin152;rst清零→Pin1;d启动控制→Pin2;输出信号q3→Pin43;q2→Pin44;q1→Pin45;q0→Pin46.旋转位置在实验箱中部偏下部分SW7旋转分频开关、拨码开关对应位置在实验箱左下部分粉红色开关组左边开始第一个和第二个,显示位置在实验箱左上角第一、二、三、四个发光二极管输入信号rst、d都为“1”、SW7旋转到1Hz

7、,输出结果信息为第一、二、三、四个发光二极管按照0000→0001→……→1111循环显示,符合实验要求。(2)半加器【实验原理图】标准文案实用文档【实验操作】逻辑分析:输入信号a、b;输出信号分别为sum(和)、carry(进位)。逻辑方程:sum=a⊕b;carry=a*b.接口信号与目标器件引脚连接:输入信号pin_name→Pin1、pin_name2→Pin2;输出信号pin_name4(和)→Pin44、pin_name3(进位)→Pin43.可观察到通过输入得到的逻辑输出与上述的逻辑方

8、程相符,符合半加器的逻辑要求。(3)LED静态显示【实验代码】libraryieee;useieee.std_logic_1164.all;entitydec7s1isport(A:instd_logic_vector(3downto0);LED7S:outstd_logic_vector(6downto0));end;architectureonrofdec7s1isbeginprocess(A)begincaseAiswhen"0000"=>LED7S<="111

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。