数电一位加法器的设计

数电一位加法器的设计

ID:39578203

大小:172.50 KB

页数:7页

时间:2019-07-06

数电一位加法器的设计_第1页
数电一位加法器的设计_第2页
数电一位加法器的设计_第3页
数电一位加法器的设计_第4页
数电一位加法器的设计_第5页
资源描述:

《数电一位加法器的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、数字电子技术基础综合性实验设计题目:一位加法器的设计班级:电力实1102组员:尹献杰庞曼蓝峥王雪松孙永健李卓桁7一、课程设计的目的(1)通过本次课程设计,熟悉相关逻辑器件的使用,掌握组合逻辑电路的设计方法;(2)通过本次课程设计,掌握Multisim的使用,并运用Multisim设计电路图,模拟其工作环境。二、课程设计的题目描述与要求题目:一位十进制BCD码加法器我们要设计一个两个十进制数加法器(含进位位),其中十进制数编码为8421码。十进制数加法可首先转换为二进制加法来执行。然后,若得到的和大于9,则产生一个进位值,并在得到的和值上加6

2、(这是用来补足未使用的六种输入组合)。要求:(1)利用基本逻辑门电路和编码器,译码器及计数器完成电路(2)用LED管显示三、实验器件两片全加器74LS83芯片一片与非门74LS00芯片一片三输入的与非门74LS10芯片两片74HC4511七段显示译码器和两个LED显示器。四、实验原理(1)8421码加法运算的准则:1.两个十进制数的8421码相加时按“逢二进一”的原则进行。2.当和小于等于9时,不需要校正。3.当和大于9时,需要加6校正。4.在做加6校正时,将产生向上一位的进位。(2)实验原理图7图1五、关于进位的处理我们用二进制加法器对两

3、数相加,并看其和是否大于10。若和大于10,则必须在结果处加6(0110)。十进制加法器共使用了两个二进制加法器,其框图见图2。进位检测电路检测的是第一个加法器(包括进位)的输出。若其输出大于9,则检测电路输出1。这就是十进制加法器的进位输出,同时也是校正指示位。当进位输出为1时,第一个加法器得到的结果加6;当进位输出为0时,第一个加法器得到的结果加0。进位检测电路的卡诺图见图3。7图2图3理论图如图4:7图3图4由于用与非门比较方便所以我们选用了与非门电路有以下两种选择:1)这种方式用一片74LS00和一片74LS10可以实现(2)这种方

4、式用两片74LS00可以实现由于第一种方式简单所以我们选用了第一种方式其仿真模块的实现如图5:7七、仿真实现(1)无进位的仿真结果(2)有进位情况的仿真结果7八.总结通过这次课程设计,我学到很多很多的东西,不仅巩固了以前所学过的知识,而且学到了很多在书本上所没有学到过的内容。通过这次课程设计使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才是真正的知识,才能提高自己的实际动手能力和独立思考的能力。在设计的过程遇到了各种各样的问题,同时在设计的过程中发现了自己的不足之处,

5、对以前所学过的知识理解得不够深刻,掌握得不够牢固,通过这次课程设计,把以前所学过的知识重新温故,巩固了所学的知识。另外,此次设计的完成离不开我们全体成员的通力合作,培养我们的团队合作精神。7

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。