CMOS二级运算放大器设计

CMOS二级运算放大器设计

ID:39453928

大小:2.91 MB

页数:10页

时间:2019-07-03

CMOS二级运算放大器设计_第1页
CMOS二级运算放大器设计_第2页
CMOS二级运算放大器设计_第3页
CMOS二级运算放大器设计_第4页
CMOS二级运算放大器设计_第5页
资源描述:

《CMOS二级运算放大器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、CMOS二级运算放大器设计(东南大学集成电路学院)一.运算放大器概述运算放大器是一个能将两个输入电压之差放大并输出的集成电路。运算放大器是模拟电子技术中最常见的电路,在某种程度上,可以把它看成一个类似于BJT或FET的电子器件。它是许多模拟系统和混合信号系统中的重要组成部分。它的主要参数包括:开环增益、单位增益带宽、相位阈度、输入阻抗、输入偏流、失调电压、漂移、噪声、输入共模与差模范围、输出驱动能力、建立时间与压摆率、CMRR、PSRR以及功耗等。二.设计目标1.电路结构最基本的COMS二级密勒补偿运算跨导放

2、大器的结构如图1.1所示。主要包括四部分:第一级输入级放大电路、第二级放大电路、偏置电路和相位补偿电路。图1.1两级运放电路图2.电路描述电路由两级放大器组成,M1~M4构成有源负载的差分放大器,M5提供该放大器的工作电流。M6、M7管构成共源放大电路,作为运放的输出级。M6提供给M7的工作电流。M8~M13组成的偏置电路,提供整个放大器的工作电流。相位补偿电路由M14和Cc构成。M14工作在线性区,可等效为一个电阻,与电容Cc一起跨接在第二级输入输出之间,构成RC密勒补偿。3.设计指标两级运放的相关设计指标

3、如表1。电源电压0~5V共模输入电压固定在(VDD+VSS)/2开环直流增益≥80dB单位增益带宽≥30MHz相位裕度≥60degree转换速率≥30V/μs静态功耗(电流)≤1mA负载电容=3pf表1两级运放设计指标三.电路设计第一级的电压增益:(3.1)第二级电压增益:(3.2)所以直流开环电压增益:(3.3)单位增益带宽:(3.4)偏置电流:(3.5)根据系统失调电压:(3.6)转换速率:(3.7)相位补偿:(3.8)以上公式推导过程简略,具体过程可参考相关专业书籍。根据这些公式关系,经过手算得到一个大

4、致的器件参数如表2。M1120/1M93.2/1M2120/1M106/1M340/1M116/1M440/1M1224/1M516/1M136/1M6160/1M1420/1M732/1Cc1.5pfM83.2/1RB6K表2二级运放器件参数四.HSPICE仿真根据已经计算好的器件参数,写成电路网表。.titletest.libE:h05mixddst02v231.libttvddvdd05vssvss00.subcktopampvnvpoutvddvssm12vn11mpw=120ul=1um23vp1

5、1mpw=120ul=1um322vssvssmnw=40ul=1um432vssvssmnw=40ul=1um516vddvddmpw=16ul=1um6out3vssvssmnw=160ul=1um7out6vddvddmpw=32ul=1u*biascircuitm866vddvddmpw=3.2ul=1um976vddvddmpw=3.2ul=1um10678vssmnw=6ul=1um11779vssmnw=6ul=1um128910vssmnw=24ul=1um1399vssvssmnw=6ul=

6、1urb10vss6k*millercc4out1.5pcloutvss3pm14473vssmnw=20ul=1u.endsx1vnvpoutvddvssopamp*ADMx2vpvpout1vddvssopamp*ACMx3out2viout2vddvssopamp*SRx4vnvnout3vdcvssopamp*pPSRRx5vnvnout4vddvscopamp*nPSRRvpvp0dc2.5ac1vnvn0dc2.5vivi0pulse(2320ns0.1ns0.1ns200ns400ns)vdcv

7、dc0dc=5ac=1vvscvsc0ac=1v.acdec101k100meg.trans1n400n.ptintacv(vout)v(3).printtransv(out2).printacvdb(out)vp(out).printacvdb(out1).printacvdb(out3).printacvdb(out4).measureacGBWwhenvdb(out)=0.measureacVPWwhenvp(out)=-120.op.end1.直流增益、带宽和相位裕度把ac信号全部放在一个输入端(或正

8、端或负端),使用Hspice分析输出增益和相位裕度。差模放大测试电路如图4.2。图4.2差模增益测试电路图对应的网表是:x1vnvpoutvddvssopamp*ADM.printacvdb(out)vp(out)将vac=1V,这样得到的输出电压值就是增益值,方便观察。仿真得到的差模增益和相位裕度如图所示。分别扫描了100Mhz和1Ghz情况下的波形如图4.3和4.4。图4.3100Mhz带宽扫描

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。