欢迎来到天天文库
浏览记录
ID:39262076
大小:211.51 KB
页数:13页
时间:2019-06-29
《任意进制计数器的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、同步时序逻辑电路的分析方法异步时序逻辑电路的分析方法逻辑功能、自启动功能任意进制计数器的设计方法反馈归零法利用计数器的直接置零端功能,截取计数过程中的某一个中间状态来控制清零端,使计数器从该状态返回到零而重新开始计数,这样就弃掉了后面的一些状态,把模较大的计数器改成了模较小的计数器。例1:试用一片二进制计数器74LS293构成一个十二进制计数器。例2:试用十进制计数器74LS90构成二十三进制计数器。反馈归零法的有关问题1、过渡状态的问题2、归零可靠性问题反馈置数法例3:使用74LS161构成一个计数状态为二进制数0000~1101的计数器。注意:74L
2、S161为一个4位可预置的同步计数器;A~D为预置数据输入端,9端为数据置入控制端(低电平有效,且在CP有效沿作用下能将数据置入—同步置数);1端为清零端,低电平有效(异步置零);2端为时钟输入端,上升沿有效;进位信号CO(高电平有效)出现在QDQCQBQA=1111且ET=1时;EP=1、ET=1且清零端和置数控制端均无效时,计数器才处于计数状态;清零端的优先级最高。例4:使用74LS163构成一个计数状态为二进制0111~1111的计数器。寄存器数码寄存器四位数码寄存器移位寄存器四位左移寄存器双向移位寄存器寄存器应用举例利用数据寄存器(锁存器)实现单
3、片机对多个继电器的控制:利用寄存器把单片机瞬间输出的控制信号“记忆”下来,以便单片机与其他电路打交道。
此文档下载收益归作者所有