欢迎来到天天文库
浏览记录
ID:39210535
大小:368.50 KB
页数:17页
时间:2019-06-27
《八路抢答器工作原理及其依据(最终打印版)》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、题目八路抢答器工作原理及其依据班级___08计科(1)班学号___xxxxxxx__姓名___xxx______________指导____江老师_____________时间___2010-12-27景德镇陶瓷学院电工电子技术课程设计任务书姓名xxx班级08计科1班指导老师江老师设计课题:八路抢答器工作原理及其依据设计任务与要求查找一个感兴趣的电工电子技术应用电路,要求电子元件超过30~50个或以上,根据应用电路的功能,确定封面上的题目,然后完成以下任务:1、分析电路由几个部分组成,并用方框图对它进行整体描述;2、对电路的每个部分分别进行单独说明,画
2、出对应的单元电路,分析电路原理、元件参数、所起的作用、以及与其他部分电路的关系等等;3、用简单的电路图绘图软件绘出整体电路图,在电路图中加上自己的班级名称、学号、姓名等信息;4、对整体电路原理进行完整功能描述;5、列出标准的元件清单;设计步骤1、查阅相关资料,开始撰写设计说明书;2、先给出总体方案并对工作原理进行大致的说明;3、依次对各部分分别给出单元电路,并进行相应的原理、参数分析计算、功能以及与其他部分电路的关系等等说明;4、列出标准的元件清单;5、总体电路的绘制及总体电路原理相关说明;6、列出设计中所涉及的所有参考文献资料。设计说明书字数不得少于
3、3000字。参考文献[1]阎石.数字电子电路.北京:高等教育出版社,1997.[2]谢自美.电子线路设计.实验.测试.武昌:华中科技大学出版社,2005.目录1、总体方案与原理说明.............................................12、显示电路...............................................23、编码模块电路................................................34、减计时电路.........................
4、...................45、秒脉冲产生电路...................................................66、总体电路原理相关说明......................................87、总体电路原理图......................................108、元件清单..................................................11参考文献....................................
5、........................13设计心得体会.......................................................141.总体方案与原理说明本设计可实现八路带倒计时抢答功能,实现方法较为巧妙,同时在没有用可编程芯片的情况下总体电路较为简洁。设计主要由以下四大板块构成:① 编号显示电路② 倒计时显示电路③ 脉冲信号产生电路④ 倒计时停止控制电路各个板块间互有反馈,很好的实现了该设计应该实现的功能流程图:142.显示电路本电路采用七段共阴级数码管显示,同时采用74LS48来译码驱动数码管。具体电路
6、如图1:图1-数码管驱动电路表1-74LS48真值表该模块原理很简单,74LS48三个控制端置相应的有效电平后,输出对应BCD码的七段显示码,74LS48真值表见表1。143.编码模块电路该模块采用74LS1488-3线优先编码器来编码,由于是低电平触发,电路中应用10K上拉电阻,在触发端无动作时,输出为111,GS输出1;当触发端有动作时,输出相应编号的BCD码的反码,同时GS输出0.具体电路见图2:图2-编码模块电路表2-74LS148真值表144.减计时电路本模块采用可预制的十进制同步加/减计数器74LS192,192的清除端是异步的。当清除端(
7、CLR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。192的预置是异步的。当置入控制端(~LOAD)为低电平时,不管时钟CP的状态如何,输出端(QA~QD)即可预置成与数据输入端(A~D)相一致的状态。192的计数是同步的,靠CPD、CPU同时加在4个触发器上而实现。在CPD、CPU上升沿作用下QA~QD同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CPD或CPU,此时另一个时钟应为高电平。当计数上溢出时,进位输出端(~CO)输出一个低电平脉冲,其宽度为CPU低电平部分的低电平脉冲;当计数下溢出
8、时,错位输出端(~BO)输出一个低电平脉冲,其宽度为CPD低电平部分的低电平脉冲。具体电路如图
此文档下载收益归作者所有