数字钟设计报告——数字电路实验报告

数字钟设计报告——数字电路实验报告

ID:39198968

大小:339.50 KB

页数:11页

时间:2019-06-27

数字钟设计报告——数字电路实验报告_第1页
数字钟设计报告——数字电路实验报告_第2页
数字钟设计报告——数字电路实验报告_第3页
数字钟设计报告——数字电路实验报告_第4页
数字钟设计报告——数字电路实验报告_第5页
资源描述:

《数字钟设计报告——数字电路实验报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字钟设计实验报告专业:工程技术系班级:电信0901班姓名:XX学号:XXXXXX10数字钟的设计目录一、前言………………………………………………………………………………3二、设计目的…………………………………………………………………………3三、设计任务…………………………………………………………………………3四、设计方案…………………………………………………………………………3五、数字钟电路设计原理……………………………………………………………4(一)设计步骤……………………………………………………………………4(二)数字钟的构成………………………………

2、…………………………………4(三)数字钟的工作原理……………………………………………………………5六、总结………………………………………………………………………………9七、附录……………………………………………………………………………1010一、前言数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便,已成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体与555振荡器的广泛应用,使得数字钟的精度远

3、远超过老式钟表,钟表的数字化给人们生产生活带来了极人的方便,而目大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、通断动力设备、以及各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。二、设计目的1.掌握数字钟的设计方法。2熟悉集成电路的使用方法。3通过实训学会数字系统的设计方法;4通过实训学习元器件的选择及集成电路手册查询方法;5通过实训掌握电子电路调试及故障排除方法;6熟悉数字实验箱的使用方法。三、设计任务设计一个可以显示时、分、秒的数字钟。要求:1、

4、24小时为一个计数周期;2、具有校时功能;3、具有整点报时功能;4、主要采用中小规模集成电路完成设计;5、电源电压+5V。四、设计方案一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、分、秒、”计数器、译码器及显示器、电路组成。首先构成一个由32768Hz的石英晶体振荡器和由CD4060构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,由74LS161采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。使用10由32768Hz的石英晶体振荡器和由CD40

5、60构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,把秒计数器地进位输出作为分计数器的CP脉冲,分计数器的进位输出作为时计数器的CP脉冲,时计数器的进位输出作为周计数器的CP脉冲。使用74LS48为驱动器,BS201A数码管作为显示器。五、数字钟电路设计原理(一)设计步骤1、设计一个精准的秒脉冲产生电路;2、设计60进制、24进制计数器;3、设计译码显示电路;4、设计校时电路;5、设计整点报时电路。(二)数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路

6、,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。下图为数字钟的构成框图。1.石英晶体振荡器10石英晶体本身并非振荡器,它只有借助于有源激励和无源电抗网络方可产生振荡。晶体的频率(基频或n次谐波频率)及其温度特性在很大程度上取决于其切割取向。振荡器是数字钟的核心,石英晶体振荡器的特点是振荡的频率准确,电路结构简单,频率易于调整。石英晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。2.分频器在数字电路中,分频器是

7、一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。例如,2分频器的输出信号频率是输入信号频率的,8分频器的输出信号频率是输入信号频率的。分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。3.计数器在数字钟电路中,时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器,周计数器为7

8、进制计数器。有了时间标准“秒”信号后,就可以根据“60秒为1分”、

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。