欢迎来到天天文库
浏览记录
ID:38788664
大小:1.89 MB
页数:41页
时间:2019-06-19
《《存储系统》PPT课件》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、第三章存储系统随机读写存储器静态MOS存储器(SRAM)动态MOS存储器(DRAM)3.2SRAM存储器3.2.1基本静态存储元阵列静态存储器SRAM存储器的构成行译码器X列译码器YSRAM存储器的构成地址译码的两种方式单译码适用于小容量存储器一个地址译码器双译码适用于大容量存储器X向和Y向两个译码器采用单译码结构的存储单元A0A1A2A311110000译码器采用双译码结构的存储单元矩阵3.2.1SRAM存储器驱动器I/O电路片选与读/写控制电路输出驱动电路2114逻辑结构图存储器的读、写周期存储器的读、写周期第三
2、章存储系统3.3DRAM存储器3.3DRAM存储器动态存储器单管DRAM基本存储电路图2.9单管DRAM基本存储电路单管DRAM的存储矩阵表3.4单管存储元电路和四管存储元电路对比名 称优 点缺 点四管存储元电路外围电路比较简单,刷新时不需要另加外部逻辑管子多,占用的芯片面积大单管存储元电路元件数量少,集成度高需要有高鉴别能力的读出放大器配合工作,外围电路比较复杂DRAM存储元的读、写刷新操作DRAM存储元的读、写刷新操作DRAM存储元的读、写刷新操作DRAM存储元的读、写刷新操作3.3.2DRAM芯片的逻辑结构3
3、.3.2DRAM芯片的逻辑结构3.3.3读/写周期、刷新周期3.3.3读/写周期、刷新周期DRAM的刷新集中刷新方式DRAM的刷新分散刷新方式DRAM的刷新异步刷新方式前两种方式的结合,在规定的刷新时间内将所有单元刷新一遍。DRAM的刷新两种标准刷新操作只用RAS信号刷新;CAS在RAS之前的刷新。这种方式是在RAS之前使CAS有效,启动内部刷新计数器,产生需要刷新的行地址,而忽略外部地址线上的信号。存储器控制电路存储器控制电路(1)地址多路开关:刷新时需要提供刷新地址,非刷新时需提供读写地址,由多路开关进行选择。(
4、2)刷新定时器:定时电路用来提供刷新请求。(3)刷新地址计数器:只用RAS信号的刷新操作,需要提供刷新地址计数器。(4)仲裁电路:对同时产生的来自CPU的访问存储器的请求和来自刷新定时器的刷新请求的优先权进行裁定。(5)定时发生器:提供行地址选通信号RAS、列地址选通信号CAS和写信号WE.3.3.4存储器容量的扩充位扩展法字扩展法字位同时扩展法位扩展法组成8KRAM字扩展法组成64KRAM高性能主存储器高性能主存储器EDRAM芯片EDRAM芯片又称增强型DRAM芯片,它在DRAM芯片上集成了一个SRAM实现的小容量
5、高速缓冲存储器,从而使DRAM芯片的性能得到显著改进。以SRAM保存一行内容的办法,对成块传送非常有利。如果连续的地址高11位相同,意味着属于同一行地址,那么连续变动的9位列地址就会使SRAM中相应位组连续读出,这称为猝发式读取。高性能主存储器EDRAM内存条一片EDRAM的容量为1M×4位,8片这样的芯片可组成1M×32位的存储模块。8个芯片共用片选信号Sel、行选通信号RAS、刷新信号Ref和地址输入信号A0—A10。当某模块被选中,此模块的8个EDRAM芯片同时动作,8个4位数据端口D3—D0同时与32位数据总
6、线交换数据,完成一次32位字的存取。上述存储模块本身具有高速成块存取能力,这种模块内存储字完全顺序排放,以猝发式存取来完成高速成块存取的方式,在当代微型机中获得了广泛应用。高性能主存储器1M*32位EDRAM模块组成主存物理地址的存储空间分布谢谢!
此文档下载收益归作者所有