欢迎来到天天文库
浏览记录
ID:37547808
大小:1014.16 KB
页数:11页
时间:2019-05-25
《编码译码器及简单应用》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、.南通大学计算机科学与技术学院计算机数字逻辑设计实验报告书实验名编码/译码器及简单应用班级计嵌151姓名王志宏指导教师顾晖日期2016.11.2..一、实验目的................................1二、实验用器件和仪表........................1三、实验内容................................1四、实验接线图及实验结果..................1五、实验数据处理及总结.....................9..一、
2、实验目的1、熟悉集成编码器的逻辑功能及测试方法。2、熟悉集成译码器的逻辑功能及测试方法。3、学会用显示译码器进行逻辑设计。二、实验用器件和仪表1、3-8译码器74LS1381片2、七段显示译码器74LS481片3、优先编码器74HC1481片4、单色七段数码管7SEG-COM-CATHODE5、多路拨码开关DIPSW、独立电阻网络RES16DIPIS6、逻辑调试元件三、实验内容1、观察测量译码器工作的真值表,总结其输入和输出之间的逻辑关系2、设计实现七段显示译码器与数码管配合工作3、观察记录优先编码器的工
3、作结果,分析优先编码器的工作原理四、实验接线图及实验结果1、74LS138译码器的工作测量。芯片工作原理:(1)当选通端E1为高电平,另两个选通端和为低电平时,芯片使能。将地址端(C、B、A)的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:CBA=110时,则Y6输出低电平信号。(2)利用E1、E2和E3可方便的级联扩展成16线译码器、32线译码器。(3)若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。逻辑关系接线图如图4.1。图4.1测试74LS138逻辑关系接线图..观测并
4、记录74LS138的输出状态输入输出使能选择E1(G1)E2(G2B)E3(G2A)ABCY7Y6Y5Y4Y3Y2Y1Y00XXXXX111111111X1XXX1111111111XXXX111111111000001111111010000111111101100010111110111000111111011110010011101111100101110111111001101011111110011101111111..(2)16线译码器..32线译码器2、数码管与字形译码器7448电路接线如图
5、4.2,记录观察结果到表4.2。总结出现字形乱码的原因。图4.2数码管接线输入输出DCBAQGQFQEQDQCQBQA字形000001111110000100001101001010110112001110011113010011001104010111011015011011111006011100001117100011111118100111001119..101001001111011011001111000011101110111010011110111100011110000000熄灭....
6、总结:只有显示数字符号为0~9时,为有效的输出,当输入的值大于1001时,要进行灭灯输入,而没有输入低电平产生灭灯,所以出现乱码。2、优先编码器74HC148的作用电路接线如图4.3,记录观察结果到表4.3。总结有优先编码器的作用。图4.3编码器接线表4.3编码器工作输入输出E1使能1716151413121110A2A1A0EO选通GS扩展1XXXXXXXX111110111111111110100XXXXXXX0001001000110011001010011100111001111010010011
7、1110101100111111011010..01111111011110..总结:优先编码器允许同时在几个输入端加入有效输入信号,使输出的多个编码信号能够有序的编码,使输出能够稳定。五、实验数据处理及总结1、分别测试三个门的逻辑关系,整理实验数据,分析实验结果。2、分析实验中出现的问题的原因。1)测试数码管时,要认识到0-9为有效字形的输入,需要进行灭灯输入才能消除乱码。2)对于优先编码器,要认识到它根据设计编码器是已经规定好的信号优先编码级别,选择其中相对优先级高的输入信号经行编码。.
此文档下载收益归作者所有