一种用于以太网传送E1信号的时钟恢复电路的设计与实现

一种用于以太网传送E1信号的时钟恢复电路的设计与实现

ID:36852874

大小:397.00 KB

页数:3页

时间:2019-05-16

一种用于以太网传送E1信号的时钟恢复电路的设计与实现_第1页
一种用于以太网传送E1信号的时钟恢复电路的设计与实现_第2页
一种用于以太网传送E1信号的时钟恢复电路的设计与实现_第3页
资源描述:

《一种用于以太网传送E1信号的时钟恢复电路的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、维普资讯http://www.cqvip.com黄海生:一种用于以太网传送E1信号的时钟恢复电路的设计与实现一种用于以太网传送E1信号的时钟恢复电路的设计与实现黄海生(西安邮电学院陕西西安710061)摘要:提出一种利用全数字锁相环实现从随机的以太网信号中提取时钟的方法。由于采用鉴频、鉴相并置方法,同时把数字滤波器融入其中,采用小数分频器构成数控振荡器,从随机以太网信号中恢复E1时钟信号。经硬件实验证实,电路的性能指标完全可以满足ITU—T的有关标准。该电路结构简单,易于集成到ASIC中去,有较强的实用性,便于推广应用。关键词:E1抖动锁相环;现场可编程门阵列;

2、基于以太网的实时业务;时钟恢复电路中图分类号:TN710文献标识码:B文章编号:1004—373X(2008)18—008一O3DesignandImplementationofClockRecoveryCircuitE1inEthernetHUANGHaisheng(XianInstituteofPostandTekcommunications,Xian,710061.China)Abstract:Inthispaper,aclockrecoverycircuitisproposedintherandomsignalofEthernet,parallelcon

3、nectionmethodareusedbetweenthephasedifferenceandthefrequencydifference,andthefilterarepermeatedin,andusingthedigitaldivi—der.withratioofdecimalfraction,asadigitalcontroloscillations,thenthePLIcouldbeusedtOrecovertheE1clockthatiSdemappedfromEthernetsigna1.Itisprovedbyhardwareexperimen

4、tthattheperformancecanmeettheITU—Trecommendation.AlldigitalcircuitsareusefulinVLSIdesign.Keywords:E1jitterphaselockedloop;FPGA;EthernetTDM;clockrecoverycircuit在基于IP的新一代通信网中,为了实现多业务传此频率为基准,进行数字平滑;传统的数字平滑电路可输,在发送端,把实时业务(TDM)进行打包处理,使其分为2类:一类是由比特调整电路和中等带宽的数字锁变成太网包的数据包,然后传输;在接收端,为了恢复原相环构成

5、,另一类u是由一个锁相环构成,但锁相环的来的TDM业务,对数据进行统计和抖动消除,从而获带宽很窄。本文采用由比特调整电路和中等带宽的数得码流的定时信息。抖动消除的基本原理就是数字锁字锁相环构成数字平滑电路,比特调整电路是由多模计相环的原理;利用锁相环技术实现对输入定时信号的量数器和数据存储器组成;多模计数器根据数据缓冲器化、数字滤波和定时综合。传统的数字化理论在这里表FIFO的状态,确定在数据流上加或扣脉冲的频率,然现为简单的取整,电路往往对应的是吞吐脉冲,即为计后把这种信息存人数据存储器,实现在数据流上加扣脉数器的形式。技术的核心和难点是量化、数字滤波和定冲,

6、使输出数据流的频率的变化在时间上拉长,便于数时综合有机的结合,形成理论简单、易于电路实现,同时字锁相环的设计。又能保证定时信息的指标。通过硬件实验证明,用该方法设计ASIC电路,运在TDMolP系统中,在发送端,需要发送的信号是行可靠,性能指标符合ITU—T的有关标准。本文主要讨论这个专用数字锁相环的设计方法及理论分析;即全标准的E1信号,为了在以太网系统中传输,把E1信号数字锁相环电路设计、电路的输入和输出指标要求、原进行拆分、封装,使其变成固定大小的以太网包,原来的理分析和硬件实验结果。E1信号中的定时时信息全部丢失;在接收端收到的信号中不含有任何定时信息。

7、数据的抖动也变为随机的。1全数字锁相环电路设计这就需要在接收端要进行特殊处理,才能恢复E1信号本文讨论的是E1支路信号平滑的二阶数字锁相的时钟。由于以太网信号是随机信号,首先对随机的以环,其结构简单、易于实现、尤其适合ASIC实现,并且太网信号进行统计处理,得到信号的基本频率,然后以经实验证明,抖动指标符合有关ITu—T标准。图1为电路的原理图。收稿日期:2008一O3—26基金项目:陕西省教育厅资助项目(ZHO8)图1是一个直接处理式锁相环;计数器1和计数器8维普资讯http://www.cqvip.com《现代电子技术)2008年第18期总第281期集成电路

8、与材料2分别对读写时钟脉

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。