中频数字化接收机中数字变频与自适应均衡技术研究

中频数字化接收机中数字变频与自适应均衡技术研究

ID:36802148

大小:4.95 MB

页数:65页

时间:2019-05-15

中频数字化接收机中数字变频与自适应均衡技术研究_第1页
中频数字化接收机中数字变频与自适应均衡技术研究_第2页
中频数字化接收机中数字变频与自适应均衡技术研究_第3页
中频数字化接收机中数字变频与自适应均衡技术研究_第4页
中频数字化接收机中数字变频与自适应均衡技术研究_第5页
资源描述:

《中频数字化接收机中数字变频与自适应均衡技术研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、重庆大学硕士学位论文中文摘要摘要以通用的可编程器件或数字信号处理器构造硬件平台,以软件定义不同应用功能的软件无线电技术,近年来在无线电领域得到广泛的关注。理想的软件无线电是将ADC和DAC尽可能的靠近天线,直接在射频进行数字化。对于微波接收机,由于目前器件速度的限制,还无法直接采用射频采样,但若采用中频数字化方案,不仅具有良好的可行性,而且在应用上仍然可以带来许多方便和灵活性。本文基于软件无线电思想,深入研究中频数字化接收机关键技术,在一个以FPGA为核心的硬件平台上,实现了一个中频数字化接收机,主要包括以下几个方面的工作:(1)分析和总结了软件无线电接收机数字化

2、体系结构,在现有硬件水平的基础上,把中频数字化结构作为接收机的数字化体系结构,并选用FPGA作为硬件实现的方式。(2)数字下变频是软件无线电的核心技术之一,也是中频数字化接收机最难实现的部分。在中频数字化接收机中,中频采样后的数据流速率很高,而数字下变频又是A/D转换后首先要完成的工作,是系统中数字处理运算量最大的部分,同时其数据精度和运算精度直接影响着接收机的性能。根据多速率信号处理理论,研究了用于抽取/内插的CIC和半带滤波器,在此基础上完成了多级抽取结构的数字下变频设计。同时对NCO进行了优化设计,仅稍许增加算法复杂度,就能大大减小ROM查找表。(3)为了有

3、效抑制无线数字通信中由于信道频带受限而引起的码间干扰(ISI),对自适应均衡器的结构和算法进行了深入研究,在传统的判决反馈均衡基础上运用误差反馈方法改善了均衡器的性能,适合于多径衰落比较严重的信道。(4)选用高速、高精度DAC、ADC和超大规模的FPGA器件,实现了一个中频数字化接收机硬件平台。该平台是一个模块化的通用平台,通过加载不同的软件可以实现不同的通信功能。(5)利用所设计的中频数字化接收机硬件平台,实现了一个OQPSK中频数字化接收机,仿真分析和试验结果验证了设计思想的正确性。关键词:中频数字化接收机、数字下变频、抽取、内插、自适应均衡、误差反馈DFEI

4、重庆大学硕士学位论文英文摘要ABSTRACTSoftwareradio(RS)hasbeinggottenmoreandmoreattentioninwirelesscommunicationsfieldinrecentyears.Itshardwareplatformisconstructedbyusinggeneralprogrammabledevicesordigitalsignalprocessorsanditsvariousfunctionsaredefinedbysoftware.OneofthemaincharacteristicsofidealSR

5、isthattheADCandDACareplacedtotheantennaasnearaspossible.Samplingdirectlyatradiofrequencyinamicrowavereceiverisimpossibleuptonowbecauseofthelimitoftoday’sdevices.Buttheschemeofdigitizingatintermediatefrequencyisfeasibleandcangreatlyimprovethefacilityandreliabilityofthesystemcomparedwit

6、htheconventionaldigitalreceiver.ThisdissertationhasdeeplystudiedsomekeytechnologiesoftheintermediatefrequencydigitalreceiverbasedonSRandimplementedahardwareplatformbasedonFPGA.Themajorworkdoneinthedissertationislistedasfollowing:(1)ThedigitizingarchitectureofSRreceiverwasanalyzedandsu

7、mmarized.Takingthedevelopmentleveloftoday'sdevicesintoaccount,thisdissertationchosethedigitizingarchitecturesamplingatintermediatefrequencyasthedigitizingarchitectureofthereceiverandFPGAasthewayofhardwareimplementing.(2)Digitaldown-converter(DDC)isoneofthekeytechnologiesofSR.Atthesame

8、time,

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。