《DSP原理及应用》课件第2章定点DSP芯片TMS320F

《DSP原理及应用》课件第2章定点DSP芯片TMS320F

ID:36663690

大小:7.88 MB

页数:219页

时间:2019-05-09

《DSP原理及应用》课件第2章定点DSP芯片TMS320F_第1页
《DSP原理及应用》课件第2章定点DSP芯片TMS320F_第2页
《DSP原理及应用》课件第2章定点DSP芯片TMS320F_第3页
《DSP原理及应用》课件第2章定点DSP芯片TMS320F_第4页
《DSP原理及应用》课件第2章定点DSP芯片TMS320F_第5页
资源描述:

《《DSP原理及应用》课件第2章定点DSP芯片TMS320F》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、杨词慧yangcihui@nchu.edu.cn2012.9DSP原理及应用——定点DSP芯片TMS320F2812第2章定点DSP芯片TMS320F28122.1TMS320F2812的性能指标2.2TMS320F2812的硬件结构2.3TMS320F2812指令系统2.2TMS320F2812的性能指标2.1TMS320F2812的性能指标TMS320F2812芯片简介内核CPU:C28x两个事件管理模块(EVA和EVB):用于产生PWM的输出一个正交编码脉冲(QEP)电路:用于捕获旋转电机

2、的位置和速度信息2.1TMS320F2812的性能指标TMS320F2812芯片简介(续)采用改进的哈佛结构允许程序存储在Cache中允许数据存储在程序存储器中,并被算术指令直接使用双口RAM(SARAM),8级流水线2.1TMS320F2812的性能指标F2812的主要特点采用高性能的静态CMOS技术,时钟频率可达150MHz;核心电压:1.8V;I/O口电压和Flash编程电压:3.3V32位CPU,可实现16×16位和32×32位乘法操作,哈佛总线结构,寻址程序空间可达4MB,寻址数据空间

3、可达4GB>>Datasheet2.1TMS320F2812的性能指标F2812的主要特点(续)闪存128K字,SARAM18K字。引导(BOOT)ROM4K字可向下兼容TMS320F24X/LF240X代码采用PLL来控制系统各模块所需频率具有3个外部中断和外围中断扩展模块128位的代码安全模块(CSM)2.1TMS320F2812的性能指标F2812的主要特点(续)3个32位的CPU定时器和适合电机控制的事件管理模块EVA和EVB很强的外围通信功能,包括同步串行口SPI,通用异步串行口SCI

4、,增强的eCAN和多通道缓存串行口MCBSP16个通道、12位精度的A/D转换器56个多路通用输入/输出(GPIO)引脚2.1TMS320F2812的性能指标特征F2810F2812指令周期(150MHz)6.67ns6.67nsSRAM(16位/字)18K18K3.3V片内Flash(16位/字)64K128K片内Flash/SRAM的密钥有有BootROM有有掩膜ROM有有外部存储器接口无有事件管理器A和B(EVA和EVB)EVA、EVBEVA、EVB*通用定时器44*比较寄存器/脉宽调制1

5、616*捕获/正交解码脉冲电路6/26/2看门狗定时器有有12位的ADC有有*通道数1616F2810和F2812的硬件特征(1)2.1TMS320F2812的性能指标F2810和F2812的硬件特征(2)特征F2810F281232位的CPU定时器33串行外围接口有有串行通信接口(SCI)A和BSCIA、SCIBSCIA、SCIB控制器局域网络有有多通道缓冲串行接口有有数字输入/输出引脚(共享)有有外部中断源33供电电压核心电压1.8VI/O电压3.3V核心电压1.8VI/O电压3.3V封装1

6、28针PBK179针GHH,176针PGF温度选择:A:-40℃~+85℃S:-40℃~+125℃PBK仅适用于TMSPGF和GHH仅适用于TMS2.2TMS320F2812的硬件结构2.2TMS320F2812的硬件结构F2812的地址和数据总线F2812的引脚中央处理单元存储器及扩展接口F2812的时钟及系统控制2.2TMS320F2812的硬件结构F2812的中断系统串行通信接口(SCI)串行外设接口(SPI)事件管理器eCAN总线模块2.2TMS320F2812的硬件结构TMS320F2

7、812的内部结构(上半图)>>Datasheet2.2TMS320F2812的硬件结构TMS320F2812的内部结构(下半图)>>Datasheet2.2TMS320F2812的硬件结构F2812的地址和数据总线PAB(ProgramAddressBus):22位程序地址总线DRAB(Data-ReadAddressBus):32位数据读地址总线DWAB(Data-WriteAddressBus):32位数据写地址总线2.2TMS320F2812的硬件结构程序空间PAB数据空间DRABDWAB

8、PRDBDRDBDWDB2.2TMS320F2812的硬件结构F2812的地址和数据总线(续)PRDB(Program-ReadDataBus):32位程序读数据总线(传送指令或数据)DRDB(Data-ReadDataBus):32位数据读数据总线DWDB(Data/Program-WriteDataBus):32位数据/程序写数据总线,向数据空间/程序空间写相应的数据2.2TMS320F2812的硬件结构F2812的引脚F2812179引脚BGA封装底视图2.2TMS320F2812的硬件结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。