欢迎来到天天文库
浏览记录
ID:35627363
大小:166.00 KB
页数:13页
时间:2019-04-03
《EDA课程设计报告--串入并出移位寄存器》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、串入并出移位寄存器一、设计任务与要求1.设计一个4位的串入并出移位寄存器;2.要求能分别输入两组4位数据,同时输出显示。二、方案设计与论证移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。因此,移位寄存器不但可以用来寄存代码,还可用来实现数据的串并转换、数字的运算以及数据处理等。所谓的串入/并出移位寄存器,即输入的数据是一个接着一个有序地进入,输出时则一起送出。两组数据伴随着时钟信号依次输入,输出时消除延时。三、单元电路设计与参数计算程序代码
2、:libraryieee;useieee.std_logic_1164.all;useieee.std_logic_arith.all;useieee.std_logic_unsigned.all;entitysipoisport(d_in:instd_logic;clk:instd_logic;d_out:outstd_logic_vector(3downto0));endsipo;architectureaofsipoissignalq:std_logic_vector(3downto0);beginp1:pro
3、cess(clk)beginifclk'eventandclk='1'thenq(0)<=d_in;foriin1to3loopq(i)<=q(i-1);endloop;endif;endprocessp1;d_out<=q;enda;四、总原理图及元器件清单1.总原理图1.元件清单(或程序清单)元件序号型号主要参数数量备注拨码开关2发光二极管4五、安装与调试输入的数据为“1010”、“0111”两组4位数据。因输入的数据是每次一位依序进入,故输入、输出信号之间有4个CLK时间的延迟。为了过滤中间没用的数据,只读取完
4、整的存储数据,实用上可将取样脉冲的周期设定成CLK脉冲的四倍,也就是说,每经过4个CLK脉冲后实验连线输入信号D-IN(代表一位的串行数据输入)和CLK(代表抽样时钟信号),CLK时钟信号接适配器板子上的时钟信号,频率建议取在1Hz左右,D-IN接拨码开关或按键;输出信号有D-OUT0~D-OUT3(代表4位并行数据输出),接发光二极管。六、性能测试与分析七、结论与心得当按顺序依次输入两组4尾数据时,输入端同时显示出两组数据。通过对串入并出移位寄存器的设计,更加认识到了移位寄存器的原理与性能,在调试的过程中,也锻炼了
5、自己发现问题、解决问题的能力。八、参考文献1.《EDA技术综合应用实例与分析》——谭会生、翟遂春著。译码器一、设计任务与要求1.设计一个简单的3-8译码器;2.握组合逻辑电路的静态测试方法;3.初步了解可编程器件设计的全过程。二、方案设计与论证3-8译码器电路(138)的功能与编码器的功能相反。输入变量有3个,即A、B、C,输出变量有8个,即Y0~Y7,对输入变量A、B、C译码,就能确定输出端Y0~Y7的输出变为有效(低电平),从而达到译码目的。真值表:输入输出ABCY0Y1Y2Y3Y4Y5Y6Y7XXX111111
6、110000111111100110111111010110111110111110111110011110111101111110111101111110111111111110三、单元电路设计与参数计算程序代码:LIBRARYieee;USEieee.std_logic_1164.ALL;ENTITYdecoder3_8ISPORT(A,B,C,G1,G2A,G2B:INSTD_LOGIC;Y:OUTSTD_LOGIC_VECTOR(7DOWNTO0));ENDdecoder3_8;ARCHITECTUREfun
7、OFdecoder3_8ISSIGNALindata:STD_LOGIC_VECTOR(2DOWNTO0);BEGINindata<=C&B&A;encoder:PROCESS(indata,G1,G2A,G2B)BEGINIF(G1='1'ANDG2A='0'ANDG2B='0')THENCASEindataISWHEN"000"=>Y<="11111110";WHEN"001"=>Y<="11111101";WHEN"010"=>Y<="11111011";WHEN"011"=>Y<="11110111";WHE
8、N"100"=>Y<="11101111";WHEN"101"=>Y<="11011111";WHEN"110"=>Y<="10111111";WHEN"111"=>Y<="01111111";WHENOTHERS=>Y<="XXXXXXXX";ENDCASE;ELSEY<="11111111";ENDIF;ENDPROCESSencoder;
此文档下载收益归作者所有