机械系统微机控制总结

机械系统微机控制总结

ID:35377565

大小:66.16 KB

页数:7页

时间:2019-03-24

机械系统微机控制总结_第1页
机械系统微机控制总结_第2页
机械系统微机控制总结_第3页
机械系统微机控制总结_第4页
机械系统微机控制总结_第5页
资源描述:

《机械系统微机控制总结》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、1.机械系统的控制结构:传感器,运算单元,执行机构2.冯诺伊曼思想:结构:运算器,控制器,储存器,输入设备和输岀设备(CCMIO);计算机内部采用二进制来表示指令和数据;将编好的程序和原始数据先存入存储常屮再执行。r运算器中央处理器J厂(CPU)[控制器便件〔系统微机系统软件系统「只读存储器(ROM)<存储器{I随机读写存储器(RAM)输入设备(键盘、鼠标、扫描仪等)输出设备(显示器、打印机等)系统软件(DOS、Windows、Unix等)应用软件(Office、Protel等)3.3.计算机系统分为硬件和软件;硬件分为主机和外

2、部设备;主机包括CPU和存储器5•总线定义:各种信号线的集合,是计算机各个部件传送数据,地址和控制信息的公共通路6.总线构成:地址总线,数据总线,控制总线(ADC)7•总线特征:高速(满足CPU的外部访问要求),标准(使得不同的设备连接计算机主机系统),公共(金部外部设备共同使用)8.现代PC机主机版的三人半导体部件:CPU,存储器,芯片组9.冯诺伊曼结构缺陷:在高速运行时,不能达到同时取指令和取操作数,从而形成了传输过程的瓶颈10.哈佛结构:哈佛结构是一种将程序指令存储和数据存储分开的存储器结构,是一种并行体系结构,□•哈佛结

3、构组成:CPU、程序存储器和数据存储器12.哈佛结构优势:提供了较大的存储器带宽,使数据的移动和交换更加方便,尤其提供了较高的数字信号处理性能。13.微机控制系统分类:台式计算机;中、大、巨型计算机;微处理器;现场控制器;继电器组(PLC);14.z影响运算速度的因素:CPU内部时钟;指令系统;CPU架构;多CPU并行技术;存储器速度15.输入通道:将被控对象上的模拟信号和开关信号变换成数字量的各种电路和设备的总称。12.传感器输出的模0拟信号预处理:信号放大电路;抗干扰措施;滤波电路;模拟信号处理13.传感器信号放大电路的干扰

4、源及解决:热电势干扰一一热屏蔽、散热器和将大功率、小功率电路彼此分开;接口电路内子系统间的耦合一一接地与去耦;外部产生的电磁感应耦合和电容耦合——屏蔽电缆、恒流源传输14.DAC和ADC的主耍性能指标:分辨率(Vg二VREF/2");精度;转换速度15.模数转换过程:取样一量化一编码20•数字传送方式:简单传送;查询传送;屮断传送;直接储存器方式传送(DMA)21.PWM:脉冲宽度调制输出22.GPU:GraphicprocessingUnit图形处理器23.T&L:TransformandLighting多边形转换与光源处理2

5、4.GPU的整体架构:基于流处理器阵列的主流GPU结构一聚合计算性能强;基于通用计算核心的GPU结构一可编程行上具有较大优势25•与CPU相比,GPU具有更多的计算单元和高并行结构,GPU更适用于同时进行大量简单的统一操作,GPU在处理图形数据和复杂算法方面拥有比CPU更高的效率,但对于复杂控制过程的处理能力比CPU弱26.GPU整体架构:流多处理器,流处理器,共享内存,板载显存27.CUDA:ComputeUn讦iedDeviceArchitecture统一计算设备架构28.PAL:ProgrammableArrayLogic

6、可编程阵列逻辑29.GAL:GenericArrayLogic通用阵列逻辑30.PLD:ProgrammableLogicDevice可编程逻辑阵列31.CPLD:ComplexProgrammableLogicDevice复杂可编程逻辑阵列,一种用户根据各门需要而自行构造逻辑功能的数字集成电路,集成度更高,有更多的输入端、乘积项和更多的広单元32.FPGA:FieldProgrammableGateArray现场可编程门阵列33.CPLD基本结构:可编程逻辑阵列(由若干可编程逻辑宏单元组成)、可编程I/O控制模块(I/O单元是

7、CPLD外部封装引脚和内部逻辑间的接口)、可编程内部连线(作用是在各逻辑宏单元之间以及逻辑宏单元和I/O单元之间提供互连网络)34.菊花链连接:将多个CPLD器件以串行的方式连接起来,一次完成多个器件的编程。35.FPGA具有更高的集成度、更强的逻辑实现能力和更好的设计灵活性。具有高密度、高速率、系列化、标准化、小型化、多功能、低功耗、低成本,设计灵活方便,可无限次反复编程,并可现场模拟调试验证等特点。36.SRAM编程技术:可反复编程,实现系统功能的动态重构;每次上电需重新下载37.FPGA组成:可编程逻辑快、输入/输出模块、

8、可编程互联资源、一个SRAM结构的配置储存单元。38.CPLD以乘积项结构方式构成逻辑行为39.FPGA以查表法结构方式构成逻辑行为40.CPLD更适合完成各种算法和组合逻辑,FPGA更适合完成时序逻辑;CPLD连续式的布线结构决定了它的时序延迟是均匀的和可预测

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。