高速ldpc编译码器的设计与fpga实现

高速ldpc编译码器的设计与fpga实现

ID:35104279

大小:6.73 MB

页数:85页

时间:2019-03-18

高速ldpc编译码器的设计与fpga实现_第1页
高速ldpc编译码器的设计与fpga实现_第2页
高速ldpc编译码器的设计与fpga实现_第3页
高速ldpc编译码器的设计与fpga实现_第4页
高速ldpc编译码器的设计与fpga实现_第5页
资源描述:

《高速ldpc编译码器的设计与fpga实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、■-'.,'、—=:—,1.r.中;!—:‘,--V,:一:!=三;-心‘.,..,.:;‘__二???V:?r--:.r’'’.I..-V一己'二r',—;;.罢子亭占六兰三甘;..'="=—=—:r.13:二—=r:二T=二=^二IT^二二:’—二—二―三?f与:吉JT二—*二二二-二二二:^L;金击种成*著GYOFCHINAUN

2、IIENCEANLdIVERSITVOFELECTRONCSCDTECHNO二专业学位硕±学位论文MASTERTHESISFORPROFESSIONALDEGREE-、?名,,,輸售'.部雜奇论支题目高速心LDPC编译码器的设计与巧GA实现专业学位类别工程硕壬学号201322010427作者姓名王鸣洲指韋教师李广军教授..一——— ̄独剑性声明本人声明所呈交的学位论文是本人在导师指导下进行的研究工作及取得的研究成果。据我所知,

3、除了文中特别加标注和致谢的地方夕K论文中不包含其他人已经发表或撰写过的研究成果,也不包含为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与我一同工作的同志对本碗究所做的任何贡献均己在论文中作了明确的说明并表示谢意。:作者签名:主鸣,仕|日期:年又月日论文使用授权本学位论文作者完全了解电子科技大学有关保留、使用学位论文的规定,有权保留并向国家有关部口或机构送交论文的复印件和磁盘,允许论文被查阅和借飼。本人授权电子科技大学可W将学位论文的全部或部分内容编入有关数据库进行检索

4、,可W采用影印、缩印或扫描等复制手段保存、汇编学位论文。(保密的学位论文在解密后应遵守此规定)??作者签名=支川导师签名;日撕年玄月日分类号密级注1UDC学位论文高速LDPC编译码器设计与FPGA实现(题名和副题名)王鸣洲(作者姓名)指导教师李广军教授电子科技大学成都(姓名、职称、单位名称)申请学位级别硕士专业学位类别工程硕士工程领域名称电子与通信工程提交论文日期2016.5.2论文答辩日期2016.5.17学位授予单位和日期电子科技大学2016年6月28日答辩委员会主席评阅人注1:注明《国际十进分类

5、法UDC》的类号。DESIGNANDIMPLEMENTIONOFLDPCENCODERANDDECODERONFPGAPLATFORMSchoolofCommunicationandInformationEngineeringAMasterDissertationSubmittedtoUniversityofElectronicScienceandTechnologyofChinaMajor:MasterofEngineeringAuthor:MingzhouWangAdvisor:Pro.GuangjunLiSchool

6、:SchoolofCommunicationandInformationEngineering摘要摘要移动通信技术日新月异的发展改变了人们的生活方式,人们日益增长的个人通信需求和未来更加复杂的通信环境对新一代的通信系统提出了新的挑战。信道编码技术可以显著改善通信系统性能,提高通信系统容量。在高速通信系统中,LDPC码常常作为优秀的纠错码选择方案,高速LDPC编译码器的设计具有较高的工程价值,特别是Gbps级别吞吐量的LDPC编译码器的设计实现工作。本文首先介绍了LDPC码的基本概念及表示方法,从LDPC码的结构引出QC-L

7、DPC码并通过分析QC-LDPC码的特点讨论其优势和应用问题。依据课题背景,研究了针对WiMax协议中的QC-LDPC码的编码算法,通过介绍并比较分析传统的编码算法和Efficient编码算法,本文选择适合WiMax协议中LDPC码的Efficient编码算法。在编码器的设计中,本文采用乒乓操作和流水线结构,提高编码器的数据处理能力,实现了高速LDPC编码器。为了实现高速LDPC译码器,本文从译码算法和译码器实现结构两方面进行研究。首先对现有的译码优化算法进行介绍并比较分析,在译码性能和硬件实现复杂度之间进行折衷,选择偏移

8、最小和算法作为译码算法,并对偏移最小和算法的关键参数进行全面仿真,确定了译码算法的量化方案,最大迭代次数以及偏移量因子。在LDPC译码器的实现结构方面,本文研究分析了全并行结构,全串行结构和部分并行结构。结合WiMax协议中QC-LDPC码的特点选择部分并行结构作为译码器的实现结构。在实现译码器的设计中

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。