10位10m采样率逐次逼近模数转换器设计

10位10m采样率逐次逼近模数转换器设计

ID:35029769

大小:4.39 MB

页数:47页

时间:2019-03-16

10位10m采样率逐次逼近模数转换器设计_第1页
10位10m采样率逐次逼近模数转换器设计_第2页
10位10m采样率逐次逼近模数转换器设计_第3页
10位10m采样率逐次逼近模数转换器设计_第4页
10位10m采样率逐次逼近模数转换器设计_第5页
资源描述:

《10位10m采样率逐次逼近模数转换器设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、学獄码:10285学号:201343280W々A襄1u、考SOOCHOWUNIVERSITYHHII^^10位10M采样率逐次逼近模数转换器设计sinofA-Deg10bitlOMSamplingRateSuccsseiveAroimat--ppxionAnalog1:0DigitalConverter研究生姓名王玲玲J指导教隱名鲁瓶告'—专业名称电子通信研究方向集成电路设计所在院部电子信息学院

2、论文提交日期2日16年12月■苏州大学学位论文独创性声明本人郑重声明:所提交的学位论文是本人在导师的指导下,独立进行研究工作所取得的成果。除文中已经注明引用的内容外,本论文不含其他个人或集体已经发表或撰写过的研究成果,也不含为获得苏州大学或其它教育机构的学位证书而使用过的材料。对本文的研究作出重要贡献的个人和集体,均已在文中以明确方式标明。本人承担本声明的法律责任。论文作者签名:日期:苏州大学学位论文使用授权声明本人完全了解苏州大学关于收集、保存和使用学位论文的规定,即:学位论文著作权归属苏州大学。本

3、学位论文电子文档的内容和纸质论文的内容相一致。苏州大学有权向国家图书馆、中国社科院文献信息情报中心、中国科学技术信息研究所(含万方数据电子出版社)、中国学术期刊(光盘版)电子杂志社送交本学位论文的复印件和电子文档,允许论文被查阅和借阅,可以采用影印、缩印或其他复制手段保存和汇编学位论文,可以将学位论文的全部或部分内容编入有关数据库进行检索。涉密论文□本学位论文属在年月解密后适用本规定。非涉密论文□论文作者签名:日期:导师签名:日期:10位10M采样率逐次逼近模数转换器设计中文摘要10位10M采样率逐次逼近模数转换器

4、设计中文摘要逐次逼近模数转换器(ADC)具有中等转换速度和中等转换精度,采用CMOS工艺实现可以保证较小的芯片面积和低功耗,而且便于实现多路转换,在功耗、精度、速度和成本方面具有综合优势,被广泛应用于无线通信、工业控制、医疗仪器以及微处理器辅助模数转换接口等领域。本文设计了一个精度为10bit,速度为10Ms/s的低功耗逐次逼近ADC。电路采用差分输入,同步时钟,并具有省电模式。工作在完成ADC电路设计仿真的基础上,完成了整个电路的物理版图设计及后仿真。该逐次逼近ADC采用GSMC0.18um混合信号CMOS工艺设

5、计,芯片面积为0.8mm×0.8mm。版图后防真结果显示,在10Ms/s下,其SNDR为59.38dB,即ENOB为9.57位,关键词:逐次逼近比较器模数转换器作者:王玲玲指导教师:鲁征浩I英文摘要10位10M采样率逐次逼近模数转换器设计DesignofA10-bit10MSamplingRateSuccessiveApproximationAnalog-to-DigitalConverterAbstractSuccessiveapproximationanalog-to-digitalconverters(ADC

6、s)havemediumresolutionandmediumspeed,smallchipareaandlowpowerconsumptioncanalsobeachievedinCMOSprocess.Moreover,itisconvenienttomakemulti-channelconversion.Duetotheirmixedadvantagesinresolution,speed,powerandcost,successiveapproximationADCsarewidelyappliedinwi

7、relesscommunication,industrycontrolling,medicalinstruments,andauxiliaryanalog-to-digitalinterfacesofmicro-processorsandsoon.A1.2V,10bit,10Ms/slow-powersuccessiveapproximationADCisdesignedinthisthesis,whichfeaturesdifferentialinputandsynchronousclock.Studyworkc

8、anbecategorizedinto3parts:Aftercircuitdesignandsimulation,thephysicallayoutdesign,post-simulationandchipmeasurementarealsofinished.TheproposedADCisdesignedandfabricatedinGSMC0.18um

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。