欢迎来到天天文库
浏览记录
ID:34524251
大小:246.40 KB
页数:3页
时间:2019-03-07
《接口技术-数据采集系统中增强型并行(epp)接口电路的设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、总第强卷第423期电测与仪表Vd38No.4232001年第3期ElecU4cMe日㈣l&InnlmentaMar.2001数据采集系统中增强型并行(EPP)接口电路的设计向晓安,古天祥(电子科技大学自动化系1403教研室,成都610054)摘要:EPP(EnhmacedParallelPa哪是IEEE1284协议定义的增强型并口,它的突出特点是能双向传送数据,且有接近于PC机ISA总线的数据传输率。本文介绍了有关EPP的基本特性、信号定义、操作模式及其程序设计方法,给出了利用EPP进行便携式高速数据采集
2、原理及相应程序。关键词:增强型并口(EPP);标准型并口(sPP);AID转换中图分类号:TP274L2文献标识码:B文章编号:1001—1390{2001)03—0029~2TherealizationofinterfacecircuitbasedonEPPinaportabledataacquisitionsystemXiangXiaoan,GuTianxiang(1403Lab,DeptOfAuto,UESTCofChina,Chendu610054,China)Abstract:Inthispap
3、er。WEdescribethedataacquisitiontheoryandtherealizationofportabledataacquisitions~tem.whichiSahishefficientandveryconverientdataac.quisitionsysterninmeasurement.ThisdataacquisitionconnecttoPCsviaEPPrEn.hancedParallelPort),thesectioniSidealwithavarietyofpor
4、table.fieldandbenchtooapplicationsItcarlattachestonotebookordeskt0DPCseasily.Keywords:EPP(EnhancedParallelPort);SPP(StandardParallelPort);A/Dconversition0引言表I给出EPP并口信号定义。数据采集系统与计算机间的通信接口可以有多表IEPP信号定义种方式,如串口、并口、ISA总线。选择哪一种通信接信号名信号方向信号插进引脚口与数据采集系统的结构方式密切相关。
5、便携机、笔记本电脑以其重量轻、方便携带、通用性好的特点。能满足随时随地进行数据采集的要求。但由于便携机和笔记本内缺少数据采集所需要的内置ISA扩展槽,若利用便携机和笔记本电脑的串口或标准型并口(StandardParallelPort,缩写sPP)进行数据采集,其速度和灵活性将受到了很大的限制。由IntelXi.com和Zemth公司发起制定的增强型并口(En—EPP协议定义了四种传输周期:数据写周期、数hancedParallelPort,缩写EPP)协议及以后的据读周期、地址写周期、地址读周期。数据周
6、期一般IEEE1284标准极大地改善了Pc机并口的数据传用于主机和外设间的数据传送;地址周期一般用于输能力,使得利用并口数据传输率达到了接近标准传送地址、通道、命令和控制等信息。地址周期和数PC机内部IsA总线的能力,其传输速率可以达到据周期的区别仅仅在于端口选定nADDRSTB或2Mbps。nDAB中的哪一种脉冲。前者为ADDRSTB.后1EPP协议信号定义者为DATASTR。地址写周期把地址信息发送到EPP一29—总第38卷第423期电涮与仪表Vo1.38IN0.4232001年第3期Electric
7、.alNe~sammem&lnstramentafionhkL2001的寄存器,同时地址读周期从该寄存器读识别信分为两个周期。息。数据读、写周期在PC机与外设器件间传送命令EPP口的数据与地址分时复用8位数据/地址和测试结果,通过读/写EPP接口寄存器,硬件就产总线,其资源相对较少,并且在EPP口中只有生这些I/O周期。设计者可以灵活应用这些数据/WRITE、DATAsTB、ADDSTB这三条用于数据和地地址信息以满足各自的特殊需求。址传输的控制线,所以整个系统的读写控制信号即2EPP/sPP寄存器接口读
8、数据、读地址、写数据、写地址信号不能直接从PC机并行口1的基地址为378H,并行口2的EPP口上得到。为了解决这一问题,在设计中我们采基地址为278H。EPP利用了SPP中没有定义的那用了对数据选通线(DATASTB)、地址选通线些口,其定义见表2。(ADDSTB)、写信号线(WRITE)进行组合译码的方表2EPP/SPP寄存器接口法,其接口电路如图l。为保持与SPP兼容,EPP寄存器不占用接口三个低地址。对基地址+o~+2口
此文档下载收益归作者所有