bwdsp100高性能通用数字信号处理器简介-0304修改

bwdsp100高性能通用数字信号处理器简介-0304修改

ID:34425953

大小:670.80 KB

页数:18页

时间:2019-03-06

bwdsp100高性能通用数字信号处理器简介-0304修改_第1页
bwdsp100高性能通用数字信号处理器简介-0304修改_第2页
bwdsp100高性能通用数字信号处理器简介-0304修改_第3页
bwdsp100高性能通用数字信号处理器简介-0304修改_第4页
bwdsp100高性能通用数字信号处理器简介-0304修改_第5页
资源描述:

《bwdsp100高性能通用数字信号处理器简介-0304修改》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、中电科技(合肥)电子信息发展有限责任公司http://www.logistics-cetc.comPhone:0551-5163902Fax:0551-5130620高性能数字处理器BWDSP100BWDSP100简介中国电子科技集团公司第三十八研究所集成电路设计中心2011-02-14第-1-页共18页V.2011.03.04中电科技(合肥)电子信息发展有限责任公司http://www.logistics-cetc.comPhone:0551-5163902Fax:0551-5130620高性能数字处理器BWDSP100目录1.简介..................

2、.......................................................................................................32.硬件架构.................................................................................................................53.多处理器耦合........................................................

3、.................................................84.指令集...................................................................................................................115.DSP集成开发环境...............................................................................................136.器件性能对比

4、.......................................................................................................17第-2-页---共18页V.2011.03.04中电科技(合肥)电子信息发展有限责任公司http://www.logistics-cetc.comPhone:0551-5163902Fax:0551-5130620高性能数字处理器BWDSP1001.简介BWDSP100处理器是中国电子科技集团公司第三十八研究所研制的一款32位高性能通用浮点数字信号处理器,从指令集

5、、体系结构到软件开发环境完全自主设计,可广泛应用于雷达、电子对抗、精确制导武器、通信等高性能计算的信号处理领域,该处理器采用了合适的体系结构和高效的指令集以满足运算密集型领域的要求。BWDSP100处理器的主要特点:ò高性能浮点通用数字信号处理器—300-,400-,500-MHz时钟频率—16条32位指令/时钟周期—18、24、30GOPS运算能力—4.8、6.4、8GFMACPS运算能力ò基于VLIW+SIMD架构的EfficiencyCore技术(eC104)—内含4个执行宏—每个宏8个算术逻辑单元(16位定点,32位定/浮点)4个乘法器(16位定点,32位定/浮

6、点)2个移位器(定点)1个超算器(16位定点,32位定/浮点)1个64x32位寄存器堆ò28Mbit片内SRAM—4Mbit程序存储器—24Mbit数据存储器ò存储器与运算单元间非对称数据总线—2x256位读总线—1x256位写总线ò64位DDR2接口第3页---共18页V.2011.03.04中电科技(合肥)电子信息发展有限责任公司http://www.logistics-cetc.comPhone:0551-5163902Fax:0551-5130620高性能数字处理器BWDSP100ò高速串行链路口—4x8位发送链路口—4x8位接收链路口ò64位扩展异步外存接口(

7、64bit、32bit、16bit、8bit)ò1个UART接口/5个32位定时器/1个8位GPIO/5个外部中断òFC-CBGA729封装òBW32v1指令集—32位指令字宽—单指令控制多运算部件ò基于Linux/windows操作系统统一开发平台—C编译器—汇编器/反汇编器—静态/动态链接器—仿真器—DEBUG—信号处理函数库图1BWDSP100处理器第4页---共18页V.2011.03.04中电科技(合肥)电子信息发展有限责任公司http://www.logistics-cetc.comPhone:0551-5163902Fax:

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。