欢迎来到天天文库
浏览记录
ID:34218522
大小:62.50 KB
页数:11页
时间:2019-03-04
《eda技术--教学大纲》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、《EDA技术与HDL语言》课程教学大纲一、《EDA技术与HDL语言》课程说明(一)课程代码:0711018(二)课程英文名称:EDAtechnologyandHDLlanguage(三)开课对象:电子信息工程技术专业学生(四)课程性质:本课程是一门专业主干课程,是数字电子技术的一门后续课程;本课程的目的是让学生掌握PLD器件的使用方法,培养HDL语言的编程能力,形成数字系统设计的初步能力;本课程的先修课程为:模拟电子技术、数字电子技术、单片机原理及其接口技术。(五)教学目的:本课程让学生掌握PLD器件的使用方法
2、,培养HDL语言的编程能力,形成数字系统设计的初步能力。(六)教学内容:本课程主要介绍PLD器件的基本结构、工作原理、PLD的种类;HDL语言相关语法、设计方法以及调试软件QUARTUSⅡ的使用方法。(七)学时数、学分数及学时数具体分配学时数:72学时学分数:4学分学时数具体分配(五号宋体字):教学内容讲授实验/实践合计第1章概述404第2章QuartusII设计向导10414第3章宏功能模块应用8210第4章应用VHDL设计数字系统22830第5章VHDL设计技术深入606第6章实用状态机设计技术628合计5
3、61672(八)教学方式以多媒体技术为主要手段的理论教学及实践教学(九)考核方式和成绩记载说明考核方式为考试。严格考核学生出勤情况,达到学籍管理规定的旷课量取消考试资格。综合成绩根据平时成绩、实验成绩、期末成绩评定,平时成绩占20%,实验成绩10%,期末成绩占70%。11二、讲授大纲与各章的基本要求第1章概述教学要点:通过本章的学习,使学生初步了解EDA的基本知识、常用的EDA基本工具使用方法和目标器件的结构原理。教学时数:4学时教学内容:第一节EDA技术第二节EDA技术应用对象第三节VHDL第四节EDA的优势
4、第五节面向FPGA的EDA开发流程一设计输入二综合三适配(布线布局)四仿真第六节PLD一PLD的分类二PROM可编程原理三GAL第七节CPLD的结构与可编程原理第八节FPGA的结构与工作原理一查找表逻辑结构二FPGA的结构与原理第九节硬件测试技术一内部逻辑测试二JTAG边界扫描测试第十节FPGA/CPLD产品概述一Altera公司FPGA和CPLD器件系列二Lattice公司CPLD器件系列三Xilinx公司FPGA和CPID器件系列第十一节编程与配置第十二节FPGA配置器件第十三节QuartusII11第十四
5、节IP核第十五节EDA的发展趋势第2章QuartusII设计向导教学要点:通过本章的学习,使学生掌握QuartusII软件的基本使用方法,学会图形输入法的EDA设计过程。理解常用电路,例如半加器、三人表决器、计数器等电路的设计。教学时数:14学时教学内容:第一节原理图输入设计方法的特点第二节原理图输入方式设计初步一建立工作库文件夹和编辑设计文件二创建工程三功能分析四编译前设置五全程编译六功能测试第三节引脚设置和下载一引脚锁定二配置文件下载三AS模式直接编程配置器件四JTAG间接模式编程配置器件五USB-Blas
6、ter编程配置器件使用方法第四节层次化设计一8位十进制计数器的设计二硬件测试与实验第五节8位十进制频率计设计一时序控制器设计二顶层电路设计与测试第3章宏功能模块应用教学要点:通过本章的学习,使学生理解宏功能模块的概念、调用方法,掌握采用LPM元件设计简单的工程项目。重点学习加法模块、ROM模块、计数器模块的调用方法。教学时数:10学时11教学内容:第一节流水线乘法累加器设计一电路结构与工作原理二电路结构与工作原理三电路时序仿真与测试第二节逻辑数据采样电路设计第三节在系统存储器数据读写编辑器应用第四节简易正弦信号
7、发生器设计一工作原理二定制初始化数据文件三定制LPM元件四完成顶层设计第五节嵌入式逻辑分析仪使用方法一SignalTapII一般使用方法和实例二编辑SignalTapⅡ的触发信号第六节FIFO模块定制第七节嵌入式锁相环ALTPLL调用一建立嵌入式锁相环元件二测试锁相环第八节优化设计一流水线设计二寄存器平衡技术第九节时序设置与分析一时序约束设置二查看时序分析结果第4章应用VHDL设计数字系统教学要点:通过本章的学习,使学生理解VHDL语言的基本语法、基本要素及其使用方法,包括对实体、结构体概念的理解以及IF语句、
8、when语句、case语句、process语句、元件例化语句的使用方法。掌握常用的VHDL设计方法及QuartusII软件的文本输入法的设计过程。教学时数:30学时教学内容:第一节多路选择器的VHDL描述一多路选择器的VHDL描述11二语句结构和语法说明第二节寄存器描述的VHDL程序一D触发器的描述二VHDL描述的语言现象说明三实现时序电路的不同表述四异步时序电路设计第三节1位全加器的
此文档下载收益归作者所有