基于pc2bastro的深亚微米布局布线流程分析

基于pc2bastro的深亚微米布局布线流程分析

ID:34129490

大小:1.95 MB

页数:62页

时间:2019-03-04

基于pc2bastro的深亚微米布局布线流程分析_第1页
基于pc2bastro的深亚微米布局布线流程分析_第2页
基于pc2bastro的深亚微米布局布线流程分析_第3页
基于pc2bastro的深亚微米布局布线流程分析_第4页
基于pc2bastro的深亚微米布局布线流程分析_第5页
资源描述:

《基于pc2bastro的深亚微米布局布线流程分析》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第‘章绪论劁l—l时序驱动的vLsI殴计流样根据市场调查,形成设计某种产.*的想法。系统定义、划分。结构规范定义井分别对每个模块进行可综合的RTL级编码。功能仿真,如果止确则进行综合,否则检布代码是否编写止确。将通过仿真的RTL级的HDL代码综合生成rJ级网表,根据时序约束进行优化。插入扫描链。2堡空奎兰竺主兰堕堡奎一———————————————————————————————————————————————————————一一5静态时序分析,门级仿真,止确则进行斤端布局布线,否则返同看代码是否编写正确,或检商综合是否

2、需要改进。6在Foundrv厂给定的库文件基础上,进行布局,时钟树插入利布线a7.将布图厉实际的延时信息反标到verilog文件中进行静态时序分析和_I亓仿真a8.物理验证。LJVs、DRc和ERc检查。通过厉则交付FoundryJ流片。一般,把练台雨I综合前的没计步骤称为前端设计,综合后的设计步骤称为斤端设计,斤端设计义叫物理设计,本文课题U:是研究屙端殴计。1.3物理设计过程祚整个集成电路设计过程中,物理-鼓计是极其重要的一环,它是整个集成电路设计过程中与产品研制和生产直接相关的一个殴计过科,直接关系到芯片设计周{{

3、}J、生j。成本和产品质越。现在物理设计要在儿『平方毫米的硅片上设计山线条只有零点儿微米且数以百万计的器件的整个电子系统。它是以往人T设计中耗时最多、著错率最高的设计过程之一,闻此,这一过程是近年来EDA一具中发展最快,臼动化群度摄高的领域之一。物理殴计是把电路信息转化成Foundry厂可州1掩膜的版幽信息的过群,它包括数据准备、布局规划、布局、时钟树综合、布线及DRc、LⅣs等步骤。幽】一2给出了物理.砹计的一般流稃。图1-2物理没计的一般流稃1数据准备。物理设计所需的数据包括两类,一类是F0und。y提供晌标准单元、

4、l,OPad、宏单元的库义件和T艺信息;另一类是前端电路设计经综合历生成的门级删表、时序约束文件。2稚局规划。饰局规划主要是确定芯片的尺U、模块的何置、标准单元的排列形=l=I=、Padf

5、勺布局、电源和地线的分布等。彦步骤在后端设计中位置非常重要-m-局规划的好坏很大影响了设计的时序,冈此一个设计要反复做很多次布局规划。3第一奄绪论3.布局。布局规划后,软件根据时序约束自动把标准单元放置在标准单元行内,并除去重叠玑象,同时进行时序检查和单元放置优化。4.时钊,树综合。芯片中的时钟

6、尚4络要驰动电路中所有的剥序单元,所以

7、时钟线带很多的负载,并且到每个端点的延时相差很大,囡此需要插入时钟缓冲嚣和倒相器减小负载和平衡延时。5布线。布线T具根据单元的连接关系及时序约束进行自动布线,使关键路径L的连线尽晕短。布线包括时钟布线和普通信U_布线。6.静态时序分析和后仿真。布线后,门延时和互连线延时都能够精确提取,把这些真实的延时信息反标到verilo窟文件,f-进行静态时序分析和后仿真。7.DRc、LⅣS检台。使用EDA_T具进行自动布局布线后,要剥设计规则进行检套,看连线l刈距、线宽、最小面积是台符台设计规则,是否有天线违规。Lvs主要是将从版图

8、中提取的电路刚表和设计的删表进行比较,确保两者一致。1.4课题研究的主要内容和论文结构奉文课题研究的主要内容是建立基于sMIc018¨m丁艺的Physicalcom叫er+Astro的Gameld芯片的后端设计流稗,整个流程采用时序驱动。奉章介绍了集成电路的发展,vLsI的设计步骤及后端设计在其中的位置,和一般的后端设计流程。奉文的第■章介绍了后端设计过程。}-,用到的线负绒模型、寄生参数的提取及时序优化方法。第三章在介绍Pc+sE后端设计流程的基础上,提出了Pc+Astr0后端设计流稃。第四章是本文的重点,针对Garf

9、-eld设计的特点,详细介绍了后端’砹计的几个步骤,以及它们如何利用T具Physjcalcompiler和Astro进行实现,并给出了实验的结果。第*章介绍了祭个流程平台fl勺措建,和如何使用Makenle刈基于Pc+Astro的后端设计流稗进行管理。最后一章给出了总结和展望。4东南大学硕十学位论文第二章后端设计中的时序及优化集成电路中信号的延日寸分两类:门延时和互连线延时。随着半导体T艺的不断进步,器件的特征尺‘、J的缩小,门延时变得越来越小。但随肃设计的电路功能越来越复杂,电路的规模越来越大,芯片的尺、J也越来越大,

10、金属线的长度和层数1i断增加,就导致了金属连线的延时变大,互连延时已在电路延时中t’据主要成分”’,成为影响电路性能的关键冈素。在整个后端设计过程中,门延时FoundryJ已给出,如何准确的提取互连线上的寄牛电阻和电容,以及如何准确的汁算互连线延时成为深弧微米后端没汁T具考虑的首要问题。本章讲述后端设计T具中用到的主

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。