《微机原理与接口技术》ppt电子课件教案第3章存储器

《微机原理与接口技术》ppt电子课件教案第3章存储器

ID:33471963

大小:262.00 KB

页数:48页

时间:2018-05-25

《微机原理与接口技术》ppt电子课件教案第3章存储器_第1页
《微机原理与接口技术》ppt电子课件教案第3章存储器_第2页
《微机原理与接口技术》ppt电子课件教案第3章存储器_第3页
《微机原理与接口技术》ppt电子课件教案第3章存储器_第4页
《微机原理与接口技术》ppt电子课件教案第3章存储器_第5页
资源描述:

《《微机原理与接口技术》ppt电子课件教案第3章存储器》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、第3章存储器3.1存储器的概念、分类和要素3.2随机读写存储器(RAM)3.3只读存储器(ROM)3.4CPU与存储器的连接图3-2半导体存储器的分类返回本节3.1.3选择存储器件的考虑因素(1)易失性(2)只读性(3)位容量(4)功耗(5)速度(6)价格(7)可靠性返回本节存储器的存储容量表示与计算方法存储器的存储容量等于:单元数×每单元的位数=字数×字长例如6264:8K×86116:2K×82164:64K×13.2随机读写存储器(RAM)3.2.1静态RAM3.2.2动态RAM3.2.3几种新型的RAM技术及芯片类型返

2、回本章首页3.2.1静态RAM1.基本存储电路单元(六管静态存储电路)图3-4六管基本存储电路单元2.静态RAM的结构图3-5典型的RAM的示意图3.SRAM芯片实例典型的SRAM芯片有6116、6264、62256等。图3-66116引脚典型SRAM芯片CMOSRAM芯片6264(8K*8):主要引脚功能工作时序与系统的连接使用图3-76264引脚返回本节6264芯片的主要引线地址线:A0~A12数据线:D0~D7输出允许信号:OE写允许信号:WE选片信号:CS1、CS2SRAM6264芯片6264外部引线图逻辑符号:626

3、4D7-D0A12-A0OEWECS1CS26264芯片与系统的连接D0~D7A0A12•••WEOECS1CS2••A1A13WRRD译码电路高位地址信号D0~D15•••••D8~D15A0CS2CS1OEWEA12••3.2.2动态RAM1.动态RAM的存储单元(单管动态存储电路)图3-8单管动态存储电路2.动态RAM实例图3-92164引脚典型DRAM芯片2164A2164A:64K×1采用行地址和列地址来确定一个单元;行列地址分时传送,共用一组地址线;地址线的数量仅为同等容量SRAM芯片的一半。行地址10001000

4、列地址主要引线RAS:行地址选通信号,用于锁存行地址;CAS:列地址选通信号。地址总线上先送上行地址,后送上列地址,它们分别在RAS和CAS有效期间被锁存在地址锁存器中。DIN:数据输入DOUT:数据输出WE=0数据写入WE=1数据读出WE:写允许信号工作原理三种操作:数据读出数据写入刷新刷新将存放于每位中的信息读出再照原样写入原单元的过程——刷新3.3只读存储器(ROM)3.3.1掩膜ROM3.3.2可擦除可编程的ROM(EPROM)3.3.3电可擦可编程ROM(EEROM)返回本章首页3.3.1掩膜ROM1.MOSROM电

5、路图3-11单译码结构电路VDD字线0字线1字线2字线3位线3位线2位线1位线0D3D2D1D0A0A1字线地址译码器•••••••••••••••••••••••••表3-1掩膜ROM的内容位单元D3D2D1D0001101010121010300003.3.2可擦除可编程的ROM(EPROM)1.基本存储电路图3-13EPROM的结构示意图2.EPROM实例图3-142716引脚返回本节3.3.3电可擦可编程ROM(EEROM)1.Intel2817的基本特点图3-152817A引脚3.4CPU与存储器的连接4.4.1CP

6、U与存储器的连接时应注意的问题4.4.2存储器片选信号的产生方式和译码电路4.4.3CPU(8088系列)与存储器的连接返回本章首页3.4.1CPU与存储器的连接时应注意的问题1.CPU总线的带负载能力2.存储器的组织、地址分配与片选问题3.CPU的时序与存储器的存取速度之间的配合返回本节3.4.2存储器片选信号的产生方式和译码电路1.片选信号的产生方式(1)线选方式(线选法)(2)局部译码选择方式(部分译码法)(3)全局译码选择方式(全译码法)2.存储地址译码电路74LS138经常用来作为存储器的译码电路。图4-1674LS

7、138引脚选择使用74LS138译码器构成译码电路Y0G1Y1G2AY2G2BY3Y4AY5BY6CY7片选信号输出译码允许信号地址信号(接到不同的存储体上)74LS138逻辑图:74LS138的真值表:(注意:输出低电平有效)可以看出,当译码允许信号有效时,Yi是输入A、B、C的函数,即Y=f(A,B,C)11111111XXX其他值0111111111110010111111110100110111111011001110111110010011110111011100111110110101001111110100110

8、011111110000100Y7Y6Y5Y4Y3Y2Y1Y0CBAG1G2AG2B3.4.3CPU(8086系列)与存储器的连接1.1KBRAM与CPU的连接(1)计算出所需的芯片数。(2)构成数据总线所需的位数和系统所需的容量。(3)控制线,数据线,地址线对应相连。位扩展

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。