微机原理 第05章 存储器原理与接口课件.ppt

微机原理 第05章 存储器原理与接口课件.ppt

ID:56990437

大小:1.51 MB

页数:37页

时间:2020-07-25

微机原理 第05章 存储器原理与接口课件.ppt_第1页
微机原理 第05章 存储器原理与接口课件.ppt_第2页
微机原理 第05章 存储器原理与接口课件.ppt_第3页
微机原理 第05章 存储器原理与接口课件.ppt_第4页
微机原理 第05章 存储器原理与接口课件.ppt_第5页
资源描述:

《微机原理 第05章 存储器原理与接口课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、5.48086系统的存储器接口一、存储器接口应考虑的几个问题存储器与CPU之间的时序配合;CPU总线负载能力;8086CPU对存储器的读写方式存储芯片的选用8086CPU对存储器的读方式8086CPU对存储器的读方式结论CPU总是16位的读;(why?)从偶地址读;(编程时要注意对效率的影响)数据线D15~D0地址线A19~A0存储器或I/O端口访问信号M/IO#/RD读信号/WR写信号/BHE总线高字节有效信号CPU提供的信号线特点1、控制线可以组合不同功能2、CPU根据指令发出信号(一)、只读存储器

2、(ROM)扩展电路特点a、只读;b、十六位操作(一般)常用芯片:27系列、28系列存储器接口分析两类:RAM和ROM实现:各类信号线与CPU相连、地址范围的断定27系列EPROM芯片27系列EPROM芯片信号线可分为如下几类:总线部分:D0—D7,数据线A0—An-1,地址线。n是地址线个数。对于2716,n为11,对于27256,n=15。电源部分:VCC,GND,电源和地VPP,编程电压。在CPU仅对芯片进行读操作时,Vpp一般直接接电源电压。控制部分:/OE读控制线。当其有效时,数据从EPROM内

3、的某个单元通过数据线传送到CPU。/CS片选线。该信号一般为低电平有效。有效时表示本芯片工作。在芯片编程时这根线常作编程控制线。例:设计一ROM扩展电路,容量为32K字,地址从00000H开始。EPROM芯片取27256解:a、确定芯片个数32K×16=64K×864K×8/(32K×8)=2(片)b、确定/CS电路CSc、电路偶片奇片总结8086CPUEPROMDB7…0D7…0(偶片)DB15…8D7…0(奇片)/RD/OEAn…1An-1..0A19…n+1+M/IO#/CS(二)、静态随机读写存

4、储器(RAM)扩展电路特点:a、读/写;b、读十六位操作;c、写十六/八位操作常见芯片:62系列静态RAM芯片62系列静态RAM芯片62系列静态RAM芯片信号线可分为如下几类:总线部分:D0—D7,数据线A0—An-1,地址线。n是地址线个数。对于6116,n为11,对于62256,n=15。电源部分:VCC,GND,电源和地控制部分:/RD读控制线。当其有效时,数据从EPROM内的某个单元通过数据线传送到CPU。/WR写控制线。当其有效时,CPU把数据通过数据线传送到RAM中的某个单元。/CS片选线。

5、该信号一般为低电平有效。有效时表示本芯片工作。例:设计一RAM扩展电路,容量为32K字,地址从10000H开始。芯片采用62256。解:a、计算所需要的芯片个数32K×16=64K×864K×8/(32K×8)=2(片)b、确定CS电路c、偶片、奇片CS的产生此方案不满足八位的写操作!c、偶片、奇片CS的产生此方案不满足16位的写操作!增加控制线/BHE(总线高字节有效信号)c、偶片、奇片CS的产生d、电路e、总结8086CPUEPROMDB7…0D7…0(偶片)DB15…8D7…0(奇片)/RD/OE

6、/WR/WRAn…1An-1..0A19…n+1+M/IO#/CSA0/BHE偶片/CS奇片/CS8086系统的存储器分为奇存储体、偶存储体:目的:可以16位访问,也可8位访问16位CPU联接8bit存储体的总结四、译码方式全译码:片选信号由地址线中所有不在存储器上的地址线译码产生,这种方法存储器芯片中的每一个单元的地址将是唯一的。部分译码:片选信号不是由地址线中所有不在存储器上的地址线译码产生,而是有部分高位地址线被送入译码电路产生片选信号。线选:以不在存储器上的高位地址线直接作为存储器芯片的片选信号

7、。使用线选法的好处是译码电路简单,但线选不仅导致一个存储单元有多个地址,还有可能一个地址同时选中多个单元,这会引起数据总线的冲突。五、译码芯片常用的译码芯片是74LS138译码器,功能是3-8译码器,有三个“选择输入端”C、B、A和三个“使能输入端”G1、/G2A,/G2B#以及8个输出端/Y7~/Y0译码芯片74LS138工作特点当G1、G2a,G2b有效时,芯片工作。工作时YCBA=0用74LS138产生CSM/IO接74LS138高位地址线接74LS138/Y0…/Y7作/CS几点注意地址改变译码

8、线地址范围大于芯片容量译码线地址范围小于芯片容量有关存储器接口的内容一般有2种给出地址,设计电路给出电路,指出地址分析数据线的连接、地址线的连接、控制信号的连接分析U0、U1、U2、U3的地址范围【例】某8086系统(最大组态)的存储器系统如图所示:RAM0和RAM1组成的存储器的地址范围为80000H~8FFFFH,RAM0是偶存储体,RAM1是奇存储体。ROM0和ROM1组成的存储器的地址范围为F0000H~FFFFFH,ROM0是偶存

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。