欢迎来到天天文库
浏览记录
ID:32216564
大小:59.30 KB
页数:2页
时间:2019-02-01
《数字电路与数字系统考试大纲》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库。
1、深圳大学通信与信息系统研究生入学考试大纲科目名:《数字电路与数字系统》一.考试内容1.数字逻辑基础(1)常用数制二进制、八进制、十进制、十六进制数及其转换。(2)几种简单的编码BCD码:8421码、5421码、2421码、余3码;格雷码。(3)基本逻辑运算和复合逻辑运算与、或、非、与非、或非、与或非、异或、同或。(4)基本逻辑定律和规则逻辑函数的相等,基本逻辑定理,逻辑代数的三条规则,常用公式。(5)逻辑函数的标准形式与-或式和或-与式,两种标准形式,真值表和逻辑函数式。(6)逻辑函数的化简公式化简法,卡诺图化简法。2.逻辑门电路(1)晶体管开关特性半导体二极管开关特性,半导体三极
2、管开关特性,MOS管开关特性。(2)TTL门电路TTL与非门典型电路及其工作原理、电压传输特性、静态输入和输出特性、动态特性。(3)其他类型的TTL门OC门、三态输出门电路结构、工作特性。(4)MOS门电路各种NMOS门电路的电路结构,各种CMOS门电路的电路结构,CMOS集成电路的特点。(5)TTL与CMOS电路的接口。3.组合逻辑电路(1)由门电路构成的组合电路的分析和设计组合电路的一般分析方法,组合电路的一般设计方法。(2)由中规模集成电路构成的组合逻辑电路自顶向下的模块化设计方法;二进制、二-十进制编码器的电路结构,通用编码器集成电路的扩展和应用;二进制、二-十进制译码器的
3、电路结构,通用译码器集成电路的扩展,利用译码器构成组合逻辑电路,LED显示器,显示译码器的设计和应用;数据选择器电路设计,通用数据选择器集成电路的扩展,利用数据选择器构成组合逻辑电路;数据分配器的构成和应用;半加器和全加器电路结构,高速加法器电路,加法器应用(如码转换器、减法器、十进加法器等);数值比较器电路结构,多位数值比较器的构成。4.时序逻辑电路引论(1)时序逻辑电路的基本概念时序逻辑电路的结构模型,状态表,状态图。(2)存储器件锁存器的电路结构和工作原理(门控RS锁存器、RS锁存器、D锁存器);触发器的电路结构和工作原理(主从RS触发器、主从D触发器、主从JK触发器、维持阻
4、塞D触发器、CMOS边沿触发器);触发器逻辑功能转换,触发器应用。5.时序逻辑电路的分析与设计(1)由中规模集成电路构成的时序逻辑电路寄存器和移位寄存器电路结构和常用集成电路,移位寄存器应用;计数器电路设计(同步二进制计数器、异步二进制计数器、二进制可逆计数器、同步十进制计数器、异步十进制计数器),利用通用集成计数器构成任意进制计数器;环形计数器和扭环形计数器的设计和应用。(2)由小规模集成电路构成的时序逻辑电路的分析和设计同步时序逻辑电路的分析方法,脉冲型异步时序逻辑电路的分析方法,同步时序逻辑电路设计的一般步骤。(3)序列信号发生器设计计数型,移位型。6.存储器和可编程逻辑电路
5、(1)存储器ROM的结构及应用,PROMd的应用;RAM的结构,RAM容量的扩展。(2)可编程逻辑器件PAL的基本结构,PAL的主要特点;GAL的基本结构,GAL的主要特点。7.MCS-51单片机(1)555定时器555定时器的电路结构和逻辑功能。(2)施密特触发器用555定时器构成施密特触发器,集成施密特触发器的特性,施密特触发器的应用。(3)单稳态触发器用555定时器构成单稳态触发器,用施密特触发器构成单稳态触发器,集成单稳态触发器的应用。(4)多谐振荡器用555定时器构成多谐振荡器,用施密特触发器构成多谐振荡器。二.题型选择、填充、电路分析、电路设计、电路修改等。三.考试方式
6、闭卷笔试。四.参考书1《数字电子技术基础》(第四版) 阎石 主编 高等教育出版社基本内容(300字以内):1.单片机结构和原理:单片机的基本组成:MCS-51系列单片机的内部结构,存储器、特殊功能寄存器的应用;时钟、复位、电源及时序的应用;2.MCS-51指令系统:指令系统的寻址方式;指令系统的功能与应用3.程序的设计思想及结构化程序的设计4.定时与中断:定时器的工作方式,中断系统的工作原理,定时器/记数器的应用;中断系统的应用;5.串行口的结构和串行数据通讯的应用6.单片机系统的开发与设计7.单片机应用系统设计:程序存储器的扩展设计;显示接口电路的应用;I/O口的扩展设计;数据存
7、储器的扩展设计;键盘接口电路的应用;8.单片机高级语言程序设计方法和高级语言的编译环境KEILC51《单片机原理及接口技术》(第二版)胡汉才编,清华大学出版社《MCS-51单片机应用设计》张毅刚哈尔滨工业大学出版社
此文档下载收益归作者所有