时序逻辑电路设计实验报告

时序逻辑电路设计实验报告

ID:30320660

大小:20.27 KB

页数:11页

时间:2018-12-29

时序逻辑电路设计实验报告_第1页
时序逻辑电路设计实验报告_第2页
时序逻辑电路设计实验报告_第3页
时序逻辑电路设计实验报告_第4页
时序逻辑电路设计实验报告_第5页
资源描述:

《时序逻辑电路设计实验报告》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划时序逻辑电路设计实验报告  实验五时序逻辑电路(计数器和寄存器)-实验报告  一、实验目的  1.掌握同步计数器设计方法与测试方法。  2.掌握常用中规模集成计数器的逻辑功能和使用方法。  二、实验设备  设备:THHD-2型数字电子计数实验箱、示波器、信号源器件:74LS163、74LS00、74LS20等。  三、实验原理和实验电路  1.计数器  计数器不仅可用来计数,也可用于分频、定时和数字运算。在实际工程应用中,一般很少使用小规模的触发器组成计数器,而是直

2、接选用中规模集成计数器。2.(1)四位二进制计数器74LS161  74LSl61是同步置数、异步清零的4位二进制加法计数器,其功能表见表。  74LSl63是同步置数、同步清零的4位二进制加法计数器。除清零为同步外,其他功能与74LSl61相同。二者的外部引脚图也相同,如图所示。  表74LSl61的功能表  3.集成计数器的应用——实现任意M进制计数器目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人

3、素质的培训计划时序逻辑电路设计实验报告  实验五时序逻辑电路(计数器和寄存器)-实验报告  一、实验目的  1.掌握同步计数器设计方法与测试方法。  2.掌握常用中规模集成计数器的逻辑功能和使用方法。  二、实验设备  设备:THHD-2型数字电子计数实验箱、示波器、信号源器件:74LS163、74LS00、74LS20等。  三、实验原理和实验电路  1.计数器  计数器不仅可用来计数,也可用于分频、定时和数字运算。在实际工程应用中,一般很少使用小规模的触发器组成计数器,而是直接选用中规模集成计数器。2.(1)四位二进制计数器74LS161  74LSl61是同步置数、异步

4、清零的4位二进制加法计数器,其功能表见表。  74LSl63是同步置数、同步清零的4位二进制加法计数器。除清零为同步外,其他功能与74LSl61相同。二者的外部引脚图也相同,如图所示。  表74LSl61的功能表  3.集成计数器的应用——实现任意M进制计数器目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  一般情况任意M进制计数器的结构分为3类,第一类是由触发器构成的简单计数器。第  

5、二类是由集成二进制计数器构成计数器。第三类是由移位寄存器构成的移位寄存型计数器。第一类,可利用时序逻辑电路的设计方法步骤进行设计。第二类,当计数器的模M较小时用一片集成计数器即可以实现,当M较大时,可通过多片计数器级联实现。两种实现方法:反馈置数法和反馈清零法。第三类,是由移位寄存器构成的移位寄存型计数器。4.实验电路:十进制计数器  同步清零法同步置数法  六进制扭环计数器  具有方波输出的六分频电路  图74LS161外部引脚图  四、实验内容及步骤  1.集成计数器实验  按电路原理图使用中规模集成计数器74LS163和与非门74LS00,连接成一个同步置数或同步清零十

6、进制计数器,并将输出连接至数码管或发光二极管。然后使用单次脉冲作为触发输入,观察数码管或发光二极管的变化,记录得到电路计数过程和状态的转换规律。  根据电路图,首先用D触发器  74LS7474构成一个不能自启的六进制扭环形计数器,目的-通过该培训员工可对保安行业有初步了解,并感受到安保行业的发展的巨大潜力,可提升其的专业水平,并确保其在这个行业的安全感。为了适应公司新战略的发展,保障停车场安保新项目的正常、顺利开展,特制定安保从业人员的业务技能及个人素质的培训计划  同样将输出连接至数码管或发光二极管。  然后使用单次脉冲作为触发输入,观察数码管或发光二  极管的变化,记录

7、得到电路计数过程和状态的转换规律。注意观察电路是否能自启,若不能自启,则将电路置位有效状态。接下来再用D触发器  74LS7474构成一个能自启的六进制扭环  形计数器,重复上述操作。  2.分频实验  依据实验原理图用  74LS163  及74LS00组成一个具有方波输出的六分频电路。选择适当时钟输入方式及频率,用双踪示波器观察并记录时钟与分频输出信号的时序波形。  五、实验结果及数据分析1.集成计数实验  同步清零和同步置数的十进制加一计数器状态转换过程分别如下所示:            六进制

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。