基于vhdl计时抢答器设计说明书

基于vhdl计时抢答器设计说明书

ID:29472446

大小:354.04 KB

页数:44页

时间:2018-12-20

基于vhdl计时抢答器设计说明书_第1页
基于vhdl计时抢答器设计说明书_第2页
基于vhdl计时抢答器设计说明书_第3页
基于vhdl计时抢答器设计说明书_第4页
基于vhdl计时抢答器设计说明书_第5页
资源描述:

《基于vhdl计时抢答器设计说明书》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、大庆师范学院本科毕业论文(设计)摘要抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,是竞赛问答中一种常用的必备装置,从原理上讲,它是一种典型的数字电路,电路结构形式多种多样,可以利用简单与非门构成,也可以利用触发器构成,也可以利用单片机来完成。本设计是基于VHDL语言控制的八路抢答器,通过分析抢答器的工作原理,设计包括抢答程序及在相应的器件平台上完成输入、编译、综合应用等不同功能的单元模块,并具体介绍了每一单元模块的具体设计思路与结构,利用单片机的定时器或计时器定时和计数的原理,将软硬件有机的结合起来,使得系统它能够正确的计时,同时使数码管能够正确的显示时间。且在设

2、计完成后给出仿真来增强设计的真实感。关键词:VHDL语言;抢答器;仿真10大庆师范学院本科毕业论文(设计)AbstractThecontestasakindofelectronicproducts,haslongbeenwidelyappliedinallkindsofintelligenceandknowledgecompetitionsituation,isakindofcommoncompetitionq&anecessarydevice,fromtheprincipleofspeaking,itisakindoftypicaldigitalcircuit,thecircu

3、itstructureformvaried,canusesimplesrandform,alsocanuseaflip-flop,alsocanusesinglechipmicrocomputertocomplete.ThedesignisbasedonVHDLlanguagecontrolfor8viestoanswerfirst,throughtheanalysisoftheworkingprincipleofviestoanswerfirst,designincludingviestoanswerfirstprogramandinthecorrespondingdevice

4、platformcompleteinput,compilation,comprehensiveapplicationandsoonthedifferentfunctionoftheunitmodule,andintroducedtheeachunitofthespecificmoduledesignandstructure,ofthemicrocontrollertimerortimertimingandcountprinciple,softwareandhardwareorganiccombine,thesystemcanbecorrectlyittime,atthesamet

5、imemakedigitaltubecanbecorrectlyshowtime.Andafterthecompletionofthedesignaregiveninthedesignoftherealismtostrengthen.Keywords:VHDLlanguage;Digitaltimeviestoanswerfirstdevice;Thesimulation10大庆师范学院本科毕业论文(设计)目录第一章引言11.1背景11.2VHDL语言简介1第二章设计的基本要求与要点22.1八路数字计时抢答器的设计要求22.2系统设计要点2第三章八路数字计时抢答器设计33.1工作

6、原理33.2硬件设计中各模块的设计43.2.1概述43.2.2抢答器鉴别模块43.2.3译码模块53.2.4定时器模块53.2.5报警模块53.3单元电路VHDL设计63.3.1VHDL实体设计63.3.2关于VHDL构造体的设计部分63.3.3译码模块VHDL程序73.3.4定时模块VHDL程序83.3.5报警模块VHDL程序9第四章仿真验证114.1仿真验证114.2设计电路各模块仿真图114.2.1抢答鉴别模块仿真及元件图114.2.2译码模块仿真及元件图124.2.3计数模块仿真及元件图124.2.4报警模块仿真及元件图13第五章心得与体会14参考文献1510大庆师范学院

7、本科毕业论文(设计)第一章引言1.1背景抢答器是举办各种娱乐活动、开展智力竞赛时常用的一种设备。抢答器有很多设计方法,既可用传统的集成电路PCB(印制电路板)、单片机也可用PLD可编程逻辑器件)进行设计。VHDL语言是目前最常用的硬件描述语言之一,具有诸如功能强大、设计灵活;支持广泛、易于修改;强大的系统硬件描述能力;很强的移植能力,易于复用和共享等特点。基于超高速集成电路硬件描述语言VHDL的方法采用PLD进行设计可以灵活、快速地设计出符合要求的各种抢答器,并运用电子设计自动化

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。