资源描述:
《基于vhdl的多路抢答器的设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、重庆三峡学院毕业设计(论文)题目基于VHDL的多路抢答器的设计院系应用技术学院专业电子信息工程(应电应本)年级2009级学生姓名文超学生学号200915254124指导教师赵威威职称副教授完成毕业设计(论文)时间2013年1月基于VHDL的多路抢答器的设计文超重庆三峡学院应用技术系电子信息工程(应用电子技术方向)专业2009级重庆万州404000摘要抢答器作为一种电子产品,早已广泛应用于各种智力竞赛和知识竞赛场合,是竞赛问答中一种常用的必备装置电路结构形式多种多样。本设计使用VHDL语言设计一个四路数字竞赛抢答器系统。VHDL是一种全方位的硬件描述语言,几乎
2、覆盖了以往各种硬件描述语言的功能,整个自顶向下或自底向上的电路设计过程都可以用VHDL来完成。本文阐述了EDA的概念和发展、VHDL语言的优点和语法结构并分析讲解了四路数字竞赛的各模块的功能要求、基本原理以及实现方法。本系统的设计就是采用VHDL硬件描述语言编程,基于QuatusII6.0平台进行编译和仿真来实现的,其采用的模块化、逐步细化的设计方法有利于系统的分工合作,并且能够及早发现各子模块及系统中的错误,提高系统设计的效率。抢答器的主要功能模块是是:1、对第一抢答信号的鉴别和锁存功能;2、计分功能。3、数码显示;4、答题限时功能。在本设计主要讲述抢答、
3、计分和警告的功能。关键词:抢答器EDAVHDLBasedonthedesignofthemulti-wayResponderVHDLWENChaoChongqingThreeGorgesCollegeofAppliedTechnologyDepartmentofElectronicandInformationEngineering(AppliedElectronicstechnologydirection)Professional2009ChongqingWanzhou404000Abstract:Responderisakindofelectronicpr
4、oducts,hasbeenwidelyusedinallkindsofintelligencecompetitionandknowledgecontestsoccasions,iscontestanswersmusthaveacommondevicecircuitstructureforms.ThedesignoftheuseofVHDLlanguagedesignafourwayraceresponderdigitalsystem.VHDLisafullrangeofhardwaredescriptionlanguage,coveringalmostth
5、epastvarioushardwaredescriptionlanguagefunction,thetop-downorbottom-upcircuitdesignprocesscanuseVHDLtocomplete.ThispaperexpoundstheconceptandthedevelopmentofEDA,VHDLlanguageadvantagesandgrammaticalstructureandAnalysisonthefourdigitalcompetitioneachmodulefunctionalrequirements,princ
6、ipleandimplementationmethod.ThedesignofthissystemistheuseofVHDLhardwaredescriptionlanguage,basedonQuatusII6.0platformcompilationandsimulationtoachieve,themodular,stepwiserefinementdesignmethodishelpfulforsystemofdivisionoflabour,andearlyidentificationofeachmoduleandthesystemerror,i
7、mprovetheefficiencyofsystemdesign.Viestoanswerfirstthemainfunctionmoduleis:1,thefirstviestoanswerfirstthedifferentialsignalandlatchfunction;2,scorefunction.In3,adigitaldisplay;4,theanswertimelimitfunction.Inthisdesignismainlyaboutanswering,scoringandwarningfunction.Keywords:respond
8、erEDAVHDL目录1绪论………………………………