2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)

2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)

ID:285520

大小:7.98 MB

页数:51页

时间:2017-07-18

2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)_第1页
2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)_第2页
2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)_第3页
2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)_第4页
2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)_第5页
资源描述:

《2.5GHzPLL锁定检测电路分析实现毕业论文含开题报告)》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、毕业设计(论文)题目:2.5GHzPLL锁定检测电路分析实现毕业论文(设计)原创性声明本人所呈交的毕业论文(设计)是我在导师的指导下进行的研究工作及取得的研究成果。据我所知,除文中已经注明引用的内容外,本论文(设计)不包含其他个人已经发表或撰写过的研究成果。对本论文(设计)的研究做出重要贡献的个人和集体,均已在文中作了明确说明并表示谢意。作者签名:日期:毕业论文(设计)授权使用说明本论文(设计)作者完全了解**学院有关保留、使用毕业论文(设计)的规定,学校有权保留论文(设计)并向相关部门送交论文(设计)的电子版和纸质版。有权将论文(设计)用于非赢利目的的少量复

2、制并允许论文(设计)进入学校图书馆被查阅。学校可以公布论文(设计)的全部或部分内容。保密的论文(设计)在解密后适用本规定。 作者签名:指导教师签名:日期:日期:注意事项1.设计(论文)的内容包括:1)封面(按教务处制定的标准封面格式制作)2)原创性声明3)中文摘要(300字左右)、关键词4)外文摘要、关键词5)目次页(附件不统一编入)6)论文主体部分:引言(或绪论)、正文、结论7)参考文献8)致谢9)附录(对论文支持必要时)2.论文字数要求:理工类设计(论文)正文字数不少于1万字(不包括图纸、程序清单等),文科类论文正文字数不少于1.2万字。3.附件包括:任务

3、书、开题报告、外文译文、译文原文(复印件)。4.文字、图表要求:1)文字通顺,语言流畅,书写字迹工整,打印字体及大小符合要求,无错别字,不准请他人代写2)工程设计类题目的图纸,要求部分用尺规绘制,部分用计算机绘制,所有图纸应符合国家技术标准规范。图表整洁,布局合理,文字注释必须使用工程字书写,不准用徒手画3)毕业论文须用A4单面打印,论文50页以上的双面打印4)图表应绘制于无格子的页面上5)软件工程类课题应有程序清单,并提供电子文档5.装订顺序1)设计(论文)2)附件:按照任务书、开题报告、外文译文、译文原文(复印件)次序装订3)其它西安邮电学院毕业设计(论文

4、)任务书学生姓名廖建军指导教师蒋林职称教授系别计算机科学与技术专业电子信息科学与技术题目2.5GHzPLL锁定检测电路分析实现任务与要求对2.5GHzPLL锁定检测电路进行一定层次的正向设计,在此基础上对反向提取的全定制电路进行分析整理,通过重新设计使其在SMIC0.18CMOS模型下通过晶体管级仿真,要求提交:1、2.5GHzPLL锁定检测电路工作原理分析报告;2、2.5GHzPLL锁定检测电路正向设计方案;3、2.5GHzPLL锁定检测电路反向提取分析整理结果;4、2.5GHzPLL锁定检测电路SMIC0.18CMOS下的重新设计;5、2.5GHzPLL锁

5、定检测电路晶体管级仿真报告;6、2.5GHzPLL锁定检测电路的Verilog硬件语言描述。开始日期2006年03月06完成日期2006年06月11系主任(签字)2006年01月26日西安邮电学院毕业设计(论文)工作计划学生姓名廖建军指导教师蒋林职称教授系别计算机科学与技术专业电子信息科学与技术题目2.5GHzPLL锁定检测电路分析实现_______________________________________________________工作进程起止时间工作内容第1周3.6~3.12完成知识储备,认真复习模拟CMOS集成电路设计方法及其基本理。第2周3.

6、13~3.19掌握PLL的工作原理,学习UNIX操作系统的基本操作,提交毕业设计开题报告。第3周3.20~3.26学习HSPICE仿真工具的使用和CANENCE等EDA仿真工具的使用。第4周3.27~4.2完成2.5GHZPLL锁定检测电路的正向设计方案,提供2.5GHZPLL锁定检测电路的正向设计方案报告。第5周4.3~4.9对反向提取的全定制电路进行分析整理。第6周4.10~4.16继续对反向提取的全定制电路进行分析整理。第7周4.17~4.23提供分析整理报告,并进行中期检查。第8周4.24~4.30通过重新设计使其在SMIC0.18CMOS模型下通过晶

7、体管级仿真。第9周5.1~5.7提供SMIC0.18CMOS模型下通过晶体管级仿真报告。第10周5.8~5.14提供2.5GHzPLL锁定检测电路晶体管级仿真报告。第11周5.15~5.21用Verilog硬件描述语言编写检测电路原代码,并进行后期检查。第12周5.22~5.28毕业设计论文。第13周5.29~6.4完成毕业设计论文。第14周6.5~6.11完成毕业设计答辩。主要参考书目(资料)主要参考书目(资料)1、相关论文(电子版);2、蒋林:XDD6999锁相环单元设计方案draft2.0,2004;3、CMOS模拟电路设计;4、HSPICE手册;5、C

8、ANENCE手册;褚振勇翁木云,FPG

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。