重庆大学数电试卷合集

重庆大学数电试卷合集

ID:22721833

大小:1.22 MB

页数:16页

时间:2018-10-31

重庆大学数电试卷合集_第1页
重庆大学数电试卷合集_第2页
重庆大学数电试卷合集_第3页
重庆大学数电试卷合集_第4页
重庆大学数电试卷合集_第5页
资源描述:

《重庆大学数电试卷合集》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、重庆大学《数字电子技术(Ⅱ)》课程试卷2012~2013学年第2学期开课学院:电气工程学院课程号:考试日期:2013-6考试时间:120分钟题号一二三四五六七八总分分值2020101010101010得分一、设计题(20分):采用同步置数的方式,利用74LS160设计365进制的计数器,各位之间为十进制关系。解:S1Q0Q1Q2Q3CS274160(1)LDCPD0D1D2D3R&1CP0S1Q0Q1Q2Q3CS274160(2)LDCPD0D1D2D3R0S1Q0Q1Q2Q3CS274160(3)LDCPD0D1D2D3R1011二、分析题(20分):下图为16×

2、4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。在CLK信号作用下,输出波形如图所示。计算ROM中的数据表。解:地址输入数据输出A3A2A1A0D3D2D1D000000001001000110100010101100111100010011010101111001101111011110000000000110100010110101001100011111100000100100001010001110000三、设计题(10分):用D触发器设计一个同步串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如:输

3、入A101100111011110输出Y000000001000110解:1)画出原始状态图原始状态图化简以后的状态图S0S1S2S31/0A/Y1/01/11/10/00/00/00/0S0S1S21/0A/Y1/01/10/00/00/02)状态化简3)状态编码重庆大学《数字电子技术(Ⅱ)》课程试卷2012~2013学年第2学期开课学院:电气工程学院课程号:考试日期:2013-6考试时间:120分钟题号一二三四五六七八总分分值2020101010101010得分一、设计题(20分):采用同步置数的方式,利用74LS160设计365进制的计数器,各位之间为十进制关

4、系。解:S1Q0Q1Q2Q3CS274160(1)LDCPD0D1D2D3R&1CP0S1Q0Q1Q2Q3CS274160(2)LDCPD0D1D2D3R0S1Q0Q1Q2Q3CS274160(3)LDCPD0D1D2D3R1011二、分析题(20分):下图为16×4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。在CLK信号作用下,输出波形如图所示。计算ROM中的数据表。解:地址输入数据输出A3A2A1A0D3D2D1D0000000010010001101000101011001111000100110101011110011011110111

5、10000000000110100010110101001100011111100000100100001010001110000三、设计题(10分):用D触发器设计一个同步串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如:输入A101100111011110输出Y000000001000110解:1)画出原始状态图原始状态图化简以后的状态图S0S1S2S31/0A/Y1/01/11/10/00/00/00/0S0S1S21/0A/Y1/01/10/00/00/02)状态化简3)状态编码二进制状态图0001101/0A/Y1/

6、01/10/00/00/0由状态图可得到复合卡诺图图:复合卡诺图00011110A0000000╳0001010100╳10100011110A000╳0100╳1输出Y的卡诺图的卡诺图00011110A000╳0101╳100011110A000╳0110╳0的卡诺图D触发器的特性方程为得:5)检查自启动:11011001/10/0可以自启动。6)画逻辑图1DQFF1C1&CPAY1DQFF0C1≥1四、分析题(10分):试分析下图时序电路的功能。解:1)2)画出波形图:(略)3)画出状态图000/0001010011100111110101/0/0/0/1/1/

7、1/1异步五进制加法计数器五、分析题(10分)利用计算公式解释超前进位加法器的基本思想。解:由全加器的真值表得令代入Si和Ci,得:可见,每个进位信号只与输入Gi、Pi和C-1有关,故各位的进位信号在相加运算一开始就能同时(并行)产生。按照这种方式构成的多位加法器就是超前进位加法器。六、设计题(10分)试用74LS148组成16线-4线优先编码器。解:U1:74148I0I1YFI2I3Y0I4Y1I5Y2I6I7YEXENA0A1A2A3A4A5A6A7U2:74148I0I1YFI2I3Y0I4Y1I5Y2I6I7YEXENA8A9A10A11A12A13A

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。