数字电路设计学期考试试卷b

数字电路设计学期考试试卷b

ID:22605609

大小:263.38 KB

页数:12页

时间:2018-10-30

数字电路设计学期考试试卷b_第1页
数字电路设计学期考试试卷b_第2页
数字电路设计学期考试试卷b_第3页
数字电路设计学期考试试卷b_第4页
数字电路设计学期考试试卷b_第5页
资源描述:

《数字电路设计学期考试试卷b》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、数字电路设计学期考试试卷B姓名学号专业得分(请考生注意:本试卷共4页)一、填空题:(每空格1分,共18分)1.组合网络中的险态是由于引起的。2.已知X反=1111,则X*=03.数据在计算机内部通常通过传输,但是在计算机之间,数据通过单线传输。4.冯。诺依曼结构把计算机分为三部分:,,以及通常的o5.特别适合状态机的实现,因为它不但有通常的,同时也具有寄存器和从寄存器的输出到组合电路输入的特征。它们被称为寄存器型。6.静态存储器和动态存储器都由一个、一个由存储单元组成的以及—行组成。7.数字电路巾,晶体三极管仅工作在其特性曲线的两个点上,它们或者,或者。8.存储器的

2、和是反映系统性能的两个重要指标。二、选择题:(每题2分,共22分)1234567891011D、A(B14~Aj—BjA()Bo8.相同计数模的异步计数器和同步计数器相比,一般情况下()A、驱动方程简单B、使用触发器个数少C、工作速度快D、以上说法都不对9.若x=1011,则[x]补=()。A.01011B.1011C.0101D.1010110.在不同速度的没备之间传送数据()。A、必须采用同步控制方式B、必须采用异步控制方式C、可以选用同步方式,也可选用异步方式D、必须采用应答方式11.CMOS门电路的扇出系数比TTL门电路()。(a)小得多(b)小(c)大得多

3、三、简答题:(每题4分,共16分)1、何谓组合逻辑网络?简述它的设计步骤。2.如下图为一控制单元结构图,试分析该控制单元包含哪些接n。3..静态存储器(SRAM)依靠什么来存储信息?为什么称为“静态”存储器?.4。.何谓串行传输,有何优缺点?适用什么场合?四、分析设计题:1.(本题共12分)输入为X,输出为Y的状态机由下面的状态图详细说明a.设计一个单热解决方案。b.找出状态的合适编码及只使用2个寄存器的解决方案。得出转移表,并巾此得出寄存器输入、输出的表达式。并画出其逻辑电路图。2.(本题共12分)没计一个输入为A、B从低位來的进位信号为C的全加器。1.(本题共1

4、2分)试用寄存器设计一序列脉冲检测器,当连续输入信号110吋,该逻辑电路输出为丨,否则力0。2.(本题共8分)下图给出丫函数F的逻辑图,试画出相应的PLD阵列图。(答案)一、单项选择题:在下列各题中,将唯一正确的答案代码填入括号内(本大题分11小题,每小题2分,共22分)1234567891011BBDBCCDCACC二、填空题:(每空格1分,共18分)1.门电路的延吋。2.0000o3.并行数据线,串行传输。4.算术逻辑中.元,控制单元,以及通常的指令和数裾的存储器5.可编程器件,组合电路的特征,反馈路径的oPLDso6.地址解码器、矩阵以及一行传感放大器和写放大

5、器组成。7.截止,或者饱和。8.存储容量和存取时间。三.问答题(每题4分,共16分)1.答:输出只与当时的输入有关,而与网络以前的状态无关的逻辑网络称为组合逻辑网络,它的设计步骤一般可以分为以下儿步:A、据没计的逻辑要求列出真值表;B、根据真值表写出函数表达式;C、化简函数;来自存储的输入控制下一指令地址当前操作码A、根据给定的逻辑门画山逻辑图。2.答:输入:d.0...d.7ldlR,IdAO,IdA1,ldPC,ldS,selA,selS输出:a.OIR.O...IR.73.答:.静态存储器依靠双稳态电路的两个稳定状态来分别存储0和1。这类存储器在电源正常情况下

6、,可以长期保存信息不变(除非重新写入),不耑要动态刷新,所以称为“静态”存储器。.4。答:申行传输是指用一条线按位申行传送数据优点:线路成本低缺点:传送速度慢适川场合:主机与低速外设间的传送远距离通信总线的数据传送系统之间的通信总线的数裾传送四.分析设计题:1.(本题共12分)四个状态由四个寄存器代替,其单热型解决方案如下图:dO=q2+q3d1=q0d2=〜xq1d3=xq1状态输出Y输入X►次态so0—►S1SI10>S2SI11►S3S20—►SOS31—►SO状态(ql,q())输出Y输入X次态(dl,dO)0001011011011010101101100

7、001^->因此,各寄存器的输入分别为:dO=(〜ql*〜qO)+(〜ql*qO*x)=〜ql*(〜qO+x)dO=〜ql*qOy=~ql*qO+q1*q0=qO2.(本题共12分)解:列出全加器的真值表如下图输入输出加数A被加数B低位来的进位Cn-1和数Sn进位数Cn0000000110010100110110010101011100111111根据真值表可得各输入与输出之间的关系式如下:Sn=(An—Bn)—Cn-1Cn=AnBn+(An—Bn)Cn-1因此得如下电路:2.(本题共12分)设依次输入信号011100,则可根据题意列出输入、输出和电路状态的关系

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。