数字2012电子电路设计训练补考试卷.doc

数字2012电子电路设计训练补考试卷.doc

ID:36009536

大小:201.00 KB

页数:6页

时间:2019-05-02

数字2012电子电路设计训练补考试卷.doc_第1页
数字2012电子电路设计训练补考试卷.doc_第2页
数字2012电子电路设计训练补考试卷.doc_第3页
数字2012电子电路设计训练补考试卷.doc_第4页
数字2012电子电路设计训练补考试卷.doc_第5页
资源描述:

《数字2012电子电路设计训练补考试卷.doc》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、北京航空航天大学2011~2012学年第二学期《电子电路设计训练》补考试卷(2012年09月日)班级:______________;学号:______________;姓名:__________________;成绩:_______________注意事项:1.本试卷为闭卷考试;2.解答问题时,请给出必要的步骤,并注意结构完整;3.请直接在试卷上作答;4.模拟部分和数字部分分别计分。总计分栏:模拟部分(50分)数字部分(50分)合计A.模拟部分(共50分)计分栏1(4分)2(4分)3(3分)4(3分)5(3分)6(2分)7(12分)8(5分)9(14分)合计1、(4分)衡

2、量集成电路产业技术水平的两个重要参数是什么?________________2、(4分)以上两个参数,截止2012年业界达到的水平大约是多少?________________3、(3分)集成电路生产由哪三部分组成?________________________4、(3分)无线通信中调制方式有?________________________(请任意列举三种)5、(3分)无线信道中信息传输的失真可能是由哪些因素造成的?________________________(请任意列举三种)6、(2分)图A-1所描述为何电路模型?请选择________A.耗尽型N沟道MOSFET

3、B.增强型N沟道MOSFETC.耗尽型P沟道MOSFETD.增强型P沟道MOSFET图A-17、(12)根据下列PSPICE程序段,画出电路原理图,并讲各语句含义加以解释。AsimpleamplifierVCC10DC5________________________________R11210K________________________________R22010K________________________________M13244NMOSL=1UW=100U________________________________Rc1315K__________

4、______________________Ce40100U________________________________Re405K________________________________TRAN1US20US________________________________PLOTTRANI(3)________________________________END8、(5分)请画出直流稳压电源的基本组成框图。9、(14)电路原理图见图A-2,直流工作点分析结果见图A-3,波形见图A-4,请回答如下问题:1)此电路属于何种组态放大器___________2)请

5、用两个参数描述该晶体管的静态工作点,并给出具体值____________________________________3)输出信号的周期是多少?___________4)此电路的电压放大倍数为多少?__________图A-2电路原理图图A-3直流工作点分析图A-4示波器界面数字部分(共50分)计分栏一(15分)二(25分)三(10分)合计一.填空题(共15分,每空1.5分)1.现有的两种主要的硬件描述语言分别是和。2.将图B-1中的连续赋值语句补充完整以实现对应电路的逻辑功能:assignF=。图B-13.EDA仿真分为:①,又称前仿真、系统级仿真或行为仿真,用于验证

6、系统的功能;②,又称后仿真、电路级仿真,用于验证系统的时序特性、系统性能。4.根据图B-2中输入输出关系将Verilog模块定义补充完整,其中信号C包含4个bit宽度,其余信号为1bit宽度。图B-2moduletblock();A;B;C;……//省略了功能描述endmodule//模块结束5.4'b1011&&4'b0101=。一.电路分析/设计题(共25分)1.下面两段程序哪一段为阻塞赋值,哪一段为非阻塞赋值,画出对应的综合结果的电路图。(10分)第一段:第二段:always@(posedgeclk)always@(posedgeclk)beginbeginb<=a

7、;b=a;c<=b;c=b;endend2.根据图B-3所示时序图,采用Verilog语言设计与之功能匹配的电路模块(透明锁存器)。(5分)图B-31.试编写10进制计数器的Verilog设计程序和测试文件。规定10进制计数器模块定义为modulecount10(out,clr,clk),其中clk为时钟输入,clr为计数器清零输入(同步清零),out为计数器值输出。(10分)一.问答题(共10分)2.利用Verilog进行数字电路设计开发时,一般有哪几个典型设计过程,请分别简单描述。(10分)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。