欢迎来到天天文库
浏览记录
ID:21677652
大小:30.00 KB
页数:8页
时间:2018-10-23
《功率器件用150mm高性能硅外延材料的工艺研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库。
1、功率器件用150mm高性能硅外延材料的工艺研究 摘要:相比硅单晶衬底,硅外延材料电参数均匀性更好,结晶质量更理想,现已成为制备功率器件的关键基础材料。当前半导体行业的迅猛发展,研发工作频率更高的功率器件的迫切性愈加突出,其关键点是进一步提升器件耐压的基础上,能够减小正向导通电压和发热功耗。文章以150mm的大尺寸硅抛光片为衬底,生长高均匀性外延层,结合傅里叶变换红外线光谱分析(FT-IR)、电容-电压测试(C-V)等测试设备对外延电学参数进行了分析。通过对外延炉的流场、热场与厚度、电阻率均匀性相互作用规律进行了研究,制备出高均匀性的外延层。研
2、究表明外延层厚度不均匀性随着两侧通入气流量的增加呈现先减小后增大的趋势,最佳状态下厚度不均匀性可以小于1%,外延层电阻率不均匀性随着基座径向温度梯度的减少而降低,最佳状态下可以获得小于1%的不均匀性。 关键词:外延层;功率器件;厚度;电阻率;均匀性 引言 硅外延材料是制??VDMOS器件的关键基础材料。目前国内主流功率VDMOS管均将6英寸硅外延片作为首选材料。但随着衬底尺寸的增长,外延厚度及电阻率均匀性受多种因素影响而难以控制,造成国内外延材料普遍质量较差,不均匀性普遍小于2%,无法与国外同类产品相比。由于功率VDMOS管一个单管包含有
3、几百到几千个元胞,其表面积较大,由于厚度均匀性和电阻率均匀性与器件的耐压值和导通电阻的稳定性密切相关,所以对均匀性有着更为苛刻的要求,普遍要求不均匀性小于1%。由于厚度和电阻率均匀性差而导致的器件低击穿和导通电阻偏大是VDMOS失效的主要原因之一,是影响器件成品率和可靠性的关键因素。目前国内硅外延产品性能与国外均匀性控制差距较大的现状,致使高性能VDMOS器件急需的硅外延片长期依赖国外进口,面临严格的技术封锁,因此自主开发高性能的6英寸硅外延片迫在眉睫,意义重大。 1实验 1.1实验设备 实验中硅外延层的沉积设备为LPE公司的3061D平
4、板式的外延生长反应炉,基本结构如图1所示,包括晶盒片架放置区、机械手传递窗、外延生长腔体(石墨基座、石英热壁和钟罩)以及尾气系统装置。该外延炉依靠高频感应线圈实现加热,是目前业界普遍采用的硅外延多片生产设备,实验采用的高纯单圈平板式石墨基座,每炉可放置8片150mm硅衬底片。 1.2生长原料及外延制备 使用的衬底材料为直径(150±0.2)mm硅单晶抛光片,厚度为(625±25)μm,电阻率为(0.01~0.02)?赘?cm,导电类型为N型,衬底背面包覆有(5000±500)的SiO2背封层。所制外延层的导电类型为N型,厚度为(56±1%)
5、μm,电阻率为(13.3±1%)?赘?cm,片内不均匀性要求?芨1%,片间不均匀性要求?芨1%,外延表面质量要求无滑移线、雾等缺陷。 实验是在常压外延炉内进行的,SiHCl3作为硅外延生长原料,纯度为4N,常温下为液态。H2既是参与反应的气体,还起到了携带SiHCl3气体的作用,纯化后纯度为7N。采用H2鼓泡的形式将液态SiHCl3转化为气态引入反应室。磷烷气体纯度为50ppm,作为外延生长的主动掺杂源,用于准确控制外延层的掺杂浓度,达到目标需求。 作为主工艺气体的氢气的流量范围设定在(150~300)slm进行实验,工艺温度设定为1000
6、℃以上。衬底片放入基座前,先对基座进行高温HCl腐蚀包硅处理,温度比正常外延生长温度高80℃,包硅工艺是淀积一层较薄的无掺杂多晶硅,其厚度要能起到裹覆基座表面杂质的作用,但不能太厚以造成后续外延片背面吸附硅渣而影响光刻质量。其次,在外延层生长前先对硅衬底抛光片进行3min的高温HCl腐蚀,腐蚀掉硅片表面0.2μm,可以有效去除衬底沾污和自然氧化层,同时对提高晶体生长质量,减少微缺陷的发生概率有很大帮助。后续进行二步外延生长,第一步生长厚度为3μm的本征层,之后采用大流量的主氢气吹扫一段时间,接着再按掺杂外延层的目标需求进行生长,设定反应时间到达
7、参数目标规定的厚度时就停止生长,通过降温10min到达300℃以下后,机械手自动进行下片,通过传递窗放入晶片盒架,随后进行电参数检测。 1.3材料性能表征 外延层的性能主要通过厚度、电阻率进行评价。其中外延层的厚度及其不均匀性由美国Thermo公司的Nicolet6700型傅里叶变换红外光谱仪分析。外延层电阻率及其不均匀性由匈牙利Semilab公司的SSM495型半导体测试系统分析。最后外延材料提供给器件厂商投片试制,验证击穿电压、正向导通电阻、可靠性等能否满足要求。 外延层电参数测试过程中采用5点测试法。即选择硅片的中心点及4个距边缘1
8、0mm的位置作为测试位置。本文中不均匀性STD(%)的定义为(Thkmax-Thkmin)/(Thkmax+Thkmin)*100%,其中Thkmax
此文档下载收益归作者所有