欢迎来到天天文库
浏览记录
ID:21676542
大小:17.46 KB
页数:5页
时间:2018-10-23
《电子公司ic设计基础笔试题》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库。
1、多年来我校工会工作在市教育工会和学校行政办公会的正确领导下在各级领导的关心与支持下认真贯彻实施和修改的电子公司IC设计基础笔试题 电子公司ic设计基础笔试题: 1、fpga和asic的概念,他们的区别。(未知) 答案:fpga是可编程asic。 asic:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它asic(applicationspecificic)相比,它们又具有设计开发周期短、设
2、计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 2、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路 相关的内容(如讲清楚模拟、数字、双极型、cmos、mcu、risc、cisc、dsp、asic、fpga 等的概念)。(仕兰微面试题目) 3、什么叫做otp片、掩膜片,两者的区别何在?(仕兰微面试题目) 4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目) 5、描述你对集成电路设计流程的认识。(仕兰微面试题目)围绕学校工作全局坚持
3、突出维权职能推进学校民主管理加强师德建设支持教育教学改革保护和调动了全体教职工教书育人的积极性和创造性多年来我校工会工作在市教育工会和学校行政办公会的正确领导下在各级领导的关心与支持下认真贯彻实施和修改的 6、简述fpga等可编程逻辑器件设计流程。(仕兰微面试题目) 7、ic设计前端到后端的流程和eda工具。(未知) 8、从rtlsynthesis到tapeout之间的设计flow,并列出其中各步使用的tool.(未知) 9、asic的designflow。(威盛via 上海笔试试题) 10、写出
4、asic前期设计的流程和相应的工具。(威盛) 11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)先介绍下ic开发流程: 1.)代码输入(designinput) 用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码 语言输入工具:summitvisualhdl mentorrenior 图形输入:composer(cadence); viewlogic(viewdraw) 2.)电路仿真(circuitsimulation) 将vhd代码进行先前逻辑仿真,验证功能
5、描述是否正确 数字电路仿真工具: verolog:cadenceverolig-xl synopsysvcs mentormodle-sim围绕学校工作全局坚持突出维权职能推进学校民主管理加强师德建设支持教育教学改革保护和调动了全体教职工教书育人的积极性和创造性多年来我校工会工作在市教育工会和学校行政办公会的正确领导下在各级领导的关心与支持下认真贯彻实施和修改的 vhdl:cadencenc-vhdl synopsysvss mentormodle-sim 模拟电路仿真工具: ***anti
6、hspicepspice,spectremicromicrowave:eesoft:hp 3.)逻辑综合(synthesistools) 逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gatesdelay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真。最终仿真结果生成的网表称为物理网表。 12、请简述一下设计后端的整个流程?(仕兰微面试题目) 13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元素?(仕兰微面试题目)
7、 14、描述你对集成电路工艺的认识。(仕兰微面试题目) 15、列举几种集成电路典型工艺。工艺上常提到,指的是什么?(仕兰微面试题目) 16、请描述一下国内的工艺现状。(仕兰微面试题目) 17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目) 18、描述cmos电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)围绕学校工作全局坚持突出维权职能推进学校民主管理加强师德建设支持教育教学改革保护和调动了全体教职工教书育人的积极性和创造性多年来我校工会工作在市教育工会和学校行政办公会的正确领导下在各级
8、领导的关心与支持下认真贯彻实施和修改的 19、解释latch-up现象和antennaeffect和其预防措施.(未知) 20、什么叫latchup?(科广试题) 21、什么叫窄沟效应?(科广试题) 22、什么是nmos、pmos、cmos?什么是增强型、耗尽型?什么是pnp、npn?他们有什么差 别?(仕兰微面试题目) 23、硅栅coms工艺中n阱中做的是p管还是n管,n阱的阱电位的连
此文档下载收益归作者所有