基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析

基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析

ID:20644267

大小:8.97 MB

页数:52页

时间:2018-10-14

基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析_第1页
基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析_第2页
基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析_第3页
基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析_第4页
基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析_第5页
资源描述:

《基于stratix+ⅳ+fpga双ddr2接口信号完整性和时序分析》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、⑨硕士擘位论文MASTER’STHESIS摘要众所周知,在PCB版图设计中,MCU与DDR2间的走线排布是件非常困难的事情。而在实际应用中,含有双DDR2的设计尤为常见。本论文既以Altcra公司的StratixWFPGA与Micron公司的MT47H18M8DDR2接口数据通信为研究对象,通过分析DDR2接口的数字电平形态与时序,制订一个PCB排布方案,使得CPU与DDR2之间的通信更为可靠。论文分别深入分析了所有类型DDR2接口的信号,包括时钟信号、地址/命令信号、写数据选通信号以及写数据信号。通过PCB传输线的阻抗控制、

2、传输线T型分枝结构的优化、驱动电流的选取以及最重要的端接或片上终结电阻,来实现数字波形的修饰与幅度调整,从而获得最优的电平判决。另一方面,在时钟系统中由于双DDR2接口的地址/命令捕获与时钟信号构成源同步时钟系统,写数据捕获与写数据选通信号也构成源同步时钟系统。但二者的区别在于,写数据捕获是在选通信号的上下沿触发,而地址/命令捕获只在时钟信号的上跳沿触发。在各自的源同步时钟系统中,同时使建立时间裕量与保持时间裕量最大,即建立时间裕量等于保持时间裕量。本论文通过找出系统的建立/保持时间裕量与时钟线、选通线、数据线以及地址/命令线

3、信号传输时延的关系,进一步结合阻抗控制下的单位长度PCB传输线的时延,得到建蓟保持时间裕量与PCB传输线长度的关系。通过调整传输线的长度,来实现建立时间与保持时间裕量的最大。论文中对时序的仿真,使用了眼图测量与眼图模板标示。首先分别设定数据线、数据选通线、地址/命令线以及时钟线的长度。通过建立电路模型并输出眼图,制作眼图模板。在眼图模板上显示出建立时间、保持时间、建立时间裕量、保持时间裕量以及时钟抖动。这样可以直观的显示出需要调整的时间裕量,以方便通过走线长度的调整实现时间裕量的调整。关键词:源同步时钟系统:时序;T型分枝;摆

4、幅;眼图;最优电平判决裕量最大建立时间裕量;最大保持时间裕量AbstractAsisknowntoall,PCBlayoutbetweentheMCUandDDR2isverydifficultinthePCBlayoutdesign.Inpracticalapplications,thedesigncontainingdoubleDDR2isverycommon.Inthispaper,WefocusOnStratixIVFPGAofAlteraandMT47H18M8DDR2ofMicron,analysetheDDR2i

5、nterfacedigiitallevelandtiming,todevelopaPCBlayoutscheme,thusthecommunicationbetweenCPUandDDR2ismOlereliable.Thispaperanalyzedeloeksignal,address/commandsignal,writedatasignal,andwritedatastrobesignaloftheDDR2interfacerespectively.IncludingallsignaltypesoftheDDR2int

6、erface.ThroughimpedancecontrolofthePCBtransmissionline,theoptimizationoftransmissionlineTbranchstructureandthemostimportanttermination01"ODT,Wecallimplementdecorateofdigitalwaveformandadjustmentofamplitude,Inordertoobtaintheoptimalleveldecision.Ontheotherhand,inthec

7、locksystemofdoubleDDR2interfaceaddress/commandcaptureandtheclocksignalconstituteasourcesynchronousclocksystem,writedatacaptureandwritedatastrobesignalconstituteanotherSOUrCesynchronousclocksystem.Butthedifferencebetweellthetwois,towritedatacapturetriggerinthestrobes

8、ignalupperandloweredge,andtheaddress/commandcapturedtriggerjustintheclocksignaluppercdge.Inthel'espectivcsourcesynchronousclocksystem,toma

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。